- 1、本文档共96页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
“微机原理与应用”第13章总线与接口
《微机原理与接口技术》辅助教学电子课件易凡;第十三章 系统总线与接口;第十三章 系统总线与接口技术;13.1 总线的概念和分类;例:内部总线;例:系统总线;例: 系统结构 中的总线;例:总线实体;13.1.1 总线标准;总线;按数据传输方式分类;串行总线
将数据的各位按时间顺序依次在一根传输线上传输,适于长距离、中低速通信;CPU;;片内总线:主要由微处理器芯片内部的总线,是连接各功能部件的信息通路
系统总线:它是微机系统内部各部件(插板)之间进行连接和传输信息的一组信号线
主板局部总线:是介乎CPU总线和系统总线之间的一级总线
外部总线:是系统之间或微机系统与外部设备之间进行通信的一组信号线,也称为通信总线 ;13.1.3 总线的操作过程;13.1.3 总线的操作过程(续);13.1.4 总线的性能指标;13.1.4 总线的性能指标(续);MPU;同??并行总线时序 ;通过联络应答信号实现握手
适应能力强,速度取决于较慢的设备;在同步的基础上,插入等待周期
能兼容总线上各种不同响应速度的设备
使同步总线达到与异步总线相同的功能;3. 并行总线的仲裁;(1)“菊花链”总线仲裁方式;三线菊花链仲裁原理;三线菊花链仲裁原理;(2)并行总线仲裁方式;(3)串并行二维总线仲裁方式;13.3 串行总线;13.3.2. 串行总线标准;采用了平衡差分传输技术,提高了共模抑制能力,大大减小了地线电位差引起的麻烦;由Philips公司推出的用于IC之间的一种二线制全双向同步串行扩展总线
串行数据线SDA、串行时钟线SCL;USB(Universal Serial Bus)是外设与计算机连接的接口总线
简化外设的连接过程,具备即插即用、热插拔、接口体积小、节省系统资源、传输可靠、良好的兼容性、共享式通信、低成本;其前身是1996年由苹果公司起草的,称之为火线(Fire Wire)并注册为其商标;PC总线或XT总线 ;13.4.1 ISA总线的特点;13.4.1 ISA总线的特点(续);13.4.1 ISA总线的特点(续);ISA总线信号;ISA总线信号;13.4.2 ISA信号说明;ISA信号说明(续);地址使能信号AEN:输出,高电平有效。高电平表示DMA周期。CPU控制总线时,该信号保持低电平;13.4.3 ISA总线的电源规格;ISA总线机械尺寸 ;13.4.4 ISA总线的典型操作时序 ;8位IO读/写周期时序;16位存储器读/写周期时序;16位IO读/写周期时序;DMA启动存储器读I/O写周期时序;DMA启动I/O读存储器写周期时序;中断响应周期时序;13.5 USB接口;USB外设;USB外设;USB特点;13.5.2 物理接口与电气连接;USB接头;13.5.3 USB硬件组成;USB软件组成;13.5.4 USB通信流与端点;13.5.5 USB传输方式;13.5.6 USB包交换结构;13.5.7 USB2.0与OTG;13.6 PCI总线;PCI总线特点;工作站的PCI系统结构图;13.6.1 PCI总线连接器;32位PCI总线连接器;32位PCI总线连接器引脚序号;PCI总线接口信号;C/BE[3: 0]#;13.6.3. PCI总线协议;1. PCI总线的传输控制;2. PCI总线的寻址;I/O地址空间;内存地址空间;配置地址空间;3. 字节对齐;4. PCI总线的驱动与过渡;13.6.4 PCI总线数据传输过程;PCI总线上的读操作;PCI总线上的写操作;13.6.5 PCI总线仲裁机制;13.6.6 PCI总线其他操作;1. PCI设备的选择(续);设备选择时序;2. PCI总线特殊周期命令;AD[15:0];3. PCI总线配置周期;总线配置读时序;13.6.7 可编程逻辑器件实现PCI总线接口;FPGA实现的PCI接口应用;PCI接口专用芯片;PCI应用系统
文档评论(0)