实验3.6计数.译码和显示电路.pptVIP

  1. 1、本文档共16页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验3.6计数.译码和显示电路

实验3.6 计数、译码及显示电路;; 数字电路实验箱(74LS161、4511、BS311201、74LS00数字集成芯片、脉冲源 )、数字万用表、示波器、导线。;4511引脚图;74LS161逻辑符号; 输 入;计数器;清“0”和预置“0”;举例:计数器用同步置“0”法实现九进制;举例:计数器用异步清“0”法实现九进制;QD QC QB QA 字型;1;74LS161; 2.根据给定芯片的管脚图,将个位、十位各连接成十进制电路图,(注意:计数器的QD~QA输出端的高位QD接入译码器的输入端高位 D),同时QD~QA输出端接入发光二极管,CP接入脉冲源的1Hz,观察显示器的字型变化过程,判断芯片好坏。(如发光二极管亮灯情况正确,显示器字型不正确,则判断计数器是好的,而译码器接线故障,或译码显示器芯片故障。); 3. 将个位、十位按所设计的六十进制电路接线,CP接入脉冲源的1Hz,观察显示器的字型变化过程(0~59),分别记??在表格中。字型正确后将CP脉冲源改为1kHz,示波器两两观察CP、个位QD~QA的波形。;4.根据测试数据,得出结论。完成思考题。

文档评论(0)

jdy261842 + 关注
实名认证
文档贡献者

分享好文档!

1亿VIP精品文档

相关文档