- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
STM32F103时钟部分归纳
学习一款单片机,首先要了解的是它的时钟部分,在网上找到一些stm32F103时钟部分的资料,归纳总结一下。?时钟模块框图如下:仔细看上面这个框图,就可以对F103的时钟有一个清晰的认识了。三种不同的时钟源可用作系统时钟(SYSCLOCK):?HSI振荡器时钟(由芯片内部RC振荡器提供)?HSE振荡器时钟(由芯片外部晶体振荡器提供)?PLL时钟(通过倍频HIS或HSE振荡器倍频得到)另外还有两个时钟源:?LSI内部40kHz低速RC振荡器时钟,用于驱动独立看门狗或选择驱动RTC?LSE外部32.768kHz低速外部输入时钟,用于驱动RTC?1.当HSI被用于作为PLL时钟的输入时,系统时钟能得到的最大频率是64MHz。2.用户可通过多个预分频器分别配置AHB、高速APB(APB2)和低速APB(APB1)域的频率。AHB和APB2域的最大频率是72MHz。APB1域的最大允许频率是36MHz。SDIO接口的时钟频率固定为HCLK/2。3. RCC通过AHB时钟(HCLK)8分频后作为Cortex系统定时器(SysTick)的外部时钟。通过对SysTick控制与状态寄存器的设置,可选择上述时钟或Cortex(HCLK)时钟作为SysTick时钟。ADC时钟由高速APB2时钟经2、4、6或8分频后获得。 定时器时钟频率由APB1(PCLK1)时钟获得,分配由硬件按以下2种情况自动设置:a. 如果相应的APB预分频系数是1,定时器的时钟频率与所在APB总线频率一致。b. 否则,定时器的时钟频率被设为与其相连的APB总线频率的2倍。4. FCLK是Cortex-M3的自由运行时钟。详情见ARM的Cortex-M3技术参考手册。关于HSE、HIS、PLL、LSE、LSI时钟特性及校准直接参考STM32相关Datasheet。?系统时钟配置过程:配置过程主要对RCC_CR、RCC_CFGR、RCC_CIR这三个寄存器,进行读写访问,配置系统时钟完成后,进行对要使用的相应外设时钟进行使能和配置,不用的外设建议关闭相应的外设时钟(降低功耗)。比较经典的系统时钟选择配置为:使用外部8MHz的HSE时钟源作为PLL时钟输入,PLL再进行9倍频得到72MHZ的时钟作为系统时钟输入,具体实现过程如下:1、置RCC_CR的HSION[0]位,启动HSI时钟。2、清RCC_CFGR的MCO[26:24],ADCPRE[15:14],PPRE2[13:11],PPRE1[10:8],HPRE[7:4],SWS[3:2],SW[1:0]位,选择默认的HSI时钟且设置相应的时钟不分频。3、清RCC_CR的PLLON[24],CSSON[19],HSEON[16]位,关闭PLL和HSE时钟,且关闭时钟检测。4、清RCC_CR的HSEBYP[18]位,说明HSE时钟为外部的陶瓷晶体振荡器,并非旁路模式。5、清RCC_CFGR的USBPRE[22],PLLMUL[21:18],PLLXTPRE[17],PLLSRC[16]位,使HSE不分频作为PLL的时钟输入,PLL的1.5倍频作为USB的时钟。6、清RCC_CIR所有位,关闭全部的时钟中断。7、置RCC_CR的HSEON[16]位,开启HSE振荡器。8、检测RCC_CR的HSERDY[17]位来检测HSE振荡器是否准备就绪,若该位为1则接着往下配置,否则一直等待检测直到该位被硬件置1或等待检测时间结束。9、清RCC_CFGR的HPRE[7:4]位,设置AHB预分频值使SYSCLCK不分频。10、清RCC_CFGR的HPRE2[13:11]位,设置APB2时钟(PCLK2)不分频。11、置RCC_CFGR的HPRE1[10:8]位为110,设置APB1时钟(PCLK1)二分频。12、置RCC_CFGR的PLLMUL[21:18]位为0111,设置PLL9倍频输出,得到SYSCLK为72MHz。13、置RCC_CR的PLLON[24]位,使能PLL时钟。14、检测RCC_CR的PLLRDY[25]位,若为1表示PLL时钟锁定成功,为0表示锁定未完成,继续检测等待直到该位被硬件置1.15、置RCC_CFGR的SW[1:0]位为10,选择PLL输出作为系统时钟。16、检测RCC_CFGR的SWS[3:2]位,若为10表示PLL作为系统时钟使用成功,否则一直等待直到该位为10,。17、至此系统时钟配置全部完成。?总结系统时钟配置大体过程:1、上电初始,开启HSI振荡器,关闭PLL及HSE,清RCC_CR及RCC_CFGR相应位为缺省值2、开启HSE振荡器,等待HSE振荡器启动并进入稳定。3、选择HSE作为PLL时钟输入,配置好各个预分频器相应的预分频系数。4、启动PLL时钟,等待PLL时钟准备就绪。5、选择PLL时钟输出作为
文档评论(0)