完整四位全加全减器设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
完整四位全加全减器设计

四位全加全减器设计 一.实验目的 1熟悉在max+plus II 的环境下设计数字电路的步骤和方法 2学习使用vhdl语言,进行设计数字电路的RTL级电路 3通过max+plus II 软件中对自行设计的电路的仿真,加深对数字电路设计的理解。 二.实验原理 1.功能描述 输入:select,Ci, A, B 输出:S,Co Select=0时,S为全加器的求和位(A+B),Co为全加器的高位进位。Ci为全加器低位进位。 Select=1时,S为全减器的求差位(A-B),Co为全减器的高位借位。Ci为全减器低位借位。 2.一位全加全减器真值表: 输入 输出 Select Ci A B S Co 0 0 0 0 0 0 0 0 0 1 1 0 0 0 1 0 1 0 0 0 1 1 0 1 0 1 0 0 1 0 0 1 0 1 0 1 0 1 1 0 0 1 0 1 1 1 1 1 1 0 0 0 0 0 1 0 0 1 1 1 1 0 1 0 1 0 1 0 1 1 0 0 1 1 0 0 1 1 1 1 0 1 0 1 1 1 1 0 0 0 1 1 1 1 1 1 3.逻辑化简 由真值表得 S=ABCi=((ASelect)BCi)Select Co=(ASelect)B+Ci((ASelect)+B)=((ASelect)B)Ci+(ASelect)B 对于半加器的逻辑表达式为:S=AB Co=AB 综上,一位全加全减器可由两个半加器,两个异或门和一个或门组成。 4.毛刺的产生与消除 组合逻辑电路由于输入到输出各端的延时不同,在输出端稳定之前会产生错误的输出。 在本电路中,由于低位的进位或借位传输到输出的时间比其他信号传输的延时要长,因此当低位产生进位或借位时会出现错误的输出。 一种常见的方法是利用D触发器的D输入端对毛刺信号不敏感的特点,在输出信号的保持时间内,用触发器读取组合逻辑的输出信号 4四位全加全减器gdf文件(由四个一位全加全减器组成) 四位全加全减器生成的符号文件 6.D触发器去毛刺gdf文件(由一个四位全加全减器和十五个D触发器组成) 四.仿真波形及分析 1.不加D触发器时的仿真波形 1)减法波形(select=1) 2)加法波形(select=0) 2.四位全加全减器延时分析 3.加D触发器后的仿真波形 1)减法波形(select=1) 2)加法波形(select=0) 心得体会 通过这次4位全加全减器的设计,我进一步熟悉了数字系统vhdl设计和仿真的流程,进一步了解了max plusII软件的使用方法。并且加深了对数字系统中组合逻辑电路和时序逻辑电路的理解,尤其加深了对D触发器输入输出缓冲功能的理解。

文档评论(0)

jiupshaieuk12 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:6212135231000003

1亿VIP精品文档

相关文档