集成电路组成任意进制计数器.pptVIP

  1. 1、本文档共37页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
集成电路组成任意进制计数器

任意进制计数器设计 ;  部分常用集成计数器 ;芯片例:74161,74191,74160,74190;74190:十进制加/减功能表同74191;任意进制计数器的设计;例1 同步十进制 同步六进制;置零法的缺点:;置数法:在选定的某一状态Si 译出置数端有效的信号,下一时钟计数器置数,稳定状态包括Si ---适用于有同步置数输入端的计数器(74160/1);对异步置数端(74190/1),应在Si+1状态译出置数端有效的信号,稳定状态不包括Si+1 。;例2以十(74160) 六为例(图略,见图5.3.37) ;置最大值;2、MN;分两种情况: 1.M=N1*N2, N1, N2N 用置数法或置零法分别将两个N进制计数器置成N1, N2进制计数器,用串行或并行进位方式将它们连接起来即构成M进制计数器 例3. M=100=10*10;设计时注意:高位片的时钟(进位信号)如何给出;例习题5.15, 用四位二进制(16进制)设计M进制;例习题5.15, 用四位二进制(16进制)设计M进制;??习题5.16, 用两片十进制设计M进制;例习题5.16, 用两片十进制设计M进制; 2.M为大于N的素数时,即不能分解为N1*N2 用串行或并行进位方式将计数容量扩展为N’进制计数器,MN’, 然后用整体置零/数法构成M进制计数器. 整体置零/数法,类似前述置零/数法,不同的是两(多)片计数器同时置零/数 例5.3.4 两片74160接成29进制 1.整体置零法:在第29状态产生 的信号 第29状态:个位是9,即1001(Q3Q2Q1Q0),十位为2,即Q’3Q’2Q’1Q’0 =0010, 问题:同置零法,复位不可靠,要另外产生进位输出信号;并行进位方式;第28状态产生;例习题5.17, 两片都是四位二进制(16进制);例习题5.17, 两片都是四位二进制(16进制);减计数;异步2—5—10进制计数器74LS290 ;  表5-12 74LS290功能表 ;2.基本工作方式 ;2.基本工作方式 ;2.基本工作方式 ;2.基本工作方式 ; 构成六进制计数器 ;异步十进制计数器——74LS290 ;返回;例 用两片74LS290组成二十四进制计数器。 ;二十四进制计数译码显示电路; 数字电子钟是一种直接用数字显示时间的计时装置。一般由晶体振荡器、分频器、计数器、译码器、显示器、校时电路和电源等部分组成。;四、移位寄存器型计数器;环形计数器状态转换图

文档评论(0)

jdy261842 + 关注
实名认证
文档贡献者

分享好文档!

1亿VIP精品文档

相关文档