网站大量收购独家精品文档,联系QQ:2885784924

数电 四位二的进制减法计数器 课设.doc

  1. 1、本文档共27页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数电 四位二的进制减法计数器 课设

成 绩 评 定 表 学生姓名高亮班级学号1103060128专 业通信工程课程设计题目四位二进制减法计数器评 语 组长签字: 成绩 日期 20 年 月 日  学 院信息科学与工程学院专 业通信工程学生姓名高亮班级学号 1103060128课程设计题目四位二进制减法计数器(缺0011, 0100, 0101, 0110, 1000)实践教学要求与任务: 1、了解数字系统设计方法 2、熟悉VHDL语言及其仿真环境、下载方法 3、熟悉Multisim环境 4、设计实现四位二进制减法计数器 工作计划与进度安排: 第一周 熟悉Multisim环境及QuartusⅡ环境,练习数字系统设计方法, 包括采用触发器设计和超高速硬件描述语言设计,体会自上而 下、自下而上设计方法的优缺点。 第二周 1.在QuartusⅡ环境中用VHDL语言实现四位二进制减法计数器(缺0011, 0100, 0101, 0110, 1000), 2.在Multisim环境中仿真实现四位二进制减法计数器(缺0011, 0100, 0101, 0110, 1000),指导教师: 201 年 月 日专业负责人: 201 年 月 日学院教学副院长: 201 年 月 日课程设计任务书 摘要 本文首先在QuartusII8.1中建立名为count10的工程,并用四位二进制减法计数器的VHDL语言实现了四位二进制减法计数器的仿真波形图,继续进行相关操作锁定了所需管脚,将其下载到实验箱。然后通过选用四个时钟脉冲下降沿触发的JK触发器和同步电路,画出其时序图,卡诺图,由JK触发起的特征方程建立相关方程,进行计算,得出了四位二进制减法计数器(缺0011, 0100, 0101, 0110, 1000)的驱动方程。进而在Multisim软件中画出了四位二进制减法计数器的逻辑电路图。经过运行,由红灯的亮灭顺序及绿灯的状态还有在逻辑分析仪里出现与仿真波形一样的波形图。说明四位二进制减法计数器(缺0011, 0100, 0101, 0110, 1000)设计成功。 关键字:四位二进制减法计数器;JK触发器;驱动方程;仿真波形图;逻辑电路图。  PAGE \* MERGEFORMAT 24 目录  TOC \o 1-3 \h \z \u  HYPERLINK \l _Toc2168441001、课程设计目的 2 HYPERLINK \l _Toc2168441012、课程题目实现框图 2 HYPERLINK \l _Toc2168441033、实现过程 3 HYPERLINK \l _Toc2168441043.1 QuartusII8.1实现过程(VHDL)3 HYPERLINK \l _Toc2168441053.1.1 建立工程 3 HYPERLINK \l _Toc2168441083.1.2 调试程序 4 HYPERLINK \l _Toc2168441093.1.3 波形仿真 11 HYPERLINK \l _Toc2168441113.1.4 仿真结果分析 15 HYPERLINK \l _Toc2168441123.1.5 引脚锁定与下载 15 HYPERLINK \l _Toc2168441133.2 Multisim实现过程(电路设计)17 HYPERLINK \l _Toc2168441053.2.1 求驱动方程 17 HYPERLINK \l _Toc2168441083.2.2 画逻辑电路图 21 HYPERLINK \l _Toc2168441083.2.2 逻辑分析仪的仿真 22 HYPERLINK \l _Toc2168441123.2.3 仿真结果分析 22 4、设计总结HYPERLINK \l _Toc216844114 23 5、参考文献HYPERLINK \l _Toc216844114 24  一、 课程设计目的 1、了解数字系统设计方法。 2、熟悉VHDL语言及其仿真环境、下载方法。   3、熟悉Multisim环境,学会使用逻辑符号及元件画逻辑电路图。 二、课程题目实现框图  1、如图2-1所示是四位二进制减法计数器的结构示意框图。CP是输入减法计数脉冲,所谓计数,就是计CP

您可能关注的文档

文档评论(0)

hhuiws1482 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:5024214302000003

1亿VIP精品文档

相关文档