实验3指导书计数译码显示电路设计.docVIP

实验3指导书计数译码显示电路设计.doc

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验3指导书计数译码显示电路设计

实验3 计数、译码、显示电路的设计概述计数器是一个用以实现计数功能的时序部件。它不仅可用来计脉冲数,还常用作数字系统的定时分频和数字运算的逻辑功能。 TTL型及CMOS型,按工作方式来分有同步计数器和异步计数器。根据计数制的不同分为二进制计数器、十进制计数器和N进制计数器。 2 CLK 3~6 A~D 7 ENP 9 10 ENT 11~14 QA~QD 15 RCO 2.计数器使用的2种常用方法:置数法和清零法。 (1)清零法:利用清零端CLR’构成。0~80000~1000当计数Q3Q2Q1Q0=1001时通过反馈逻辑使CLR’=0强制计数器清零由于Q3Q2Q1Q0=0101状态只是瞬间,0000~1000循环计数的效果。但是也正是由于Q3Q2Q1Q0=0101状态只是瞬间工作不可靠,因此很少采用。置法:利用预置端’构成。0~8(即0000~1000把计数器输入端D0D1D2D3Q3Q2Q1Q0=0000。当计数器计到1000时,通过反馈逻辑使LOAD’=0则当到来时,计数器输出端为Q0Q1Q2Q3=0000。 4 5 LE/ 9~15 a~g HCF4511BE是BCD7段数码管译码器/驱动器 图4-2 HCF4511BE引脚图 4.七段显示器 七段显示器又称数码管,分为共阳极数码管和共阴极数码管2类。 图4-3 共阳极数码管结构图 三、实验内容 1.N进制计数译码显示电路的仿真设计 进一步学习EDA软件Quartus II的使用方法,使用Quartus II设计一个N进制计数、译码、显示电路,并进行仿真,实现0~N-1循环计数功能。 说明:N为本人在班里序号与10之和,如:序号为3的同学应设计0~12循环的电路。 实验内容1中参考图仅包含计数及显示电路,译码部分电路请查阅教材等参考资料。 要求画出电路图、分析原理及写出测试结果(状态转换图或测试表格)。 画出设计电路并完成仿真。 2.N进制计数译码显示电路的实现 按自己所设计电路连接实际电路,测试电路结果,要求可以实现数码管从0到N-1循环计数。 观察并记录测试结果。(状态转换图或测试表格) 四、实验要求 要求按实验内容自行设计电路,并完成电路仿真。在实验装置中完成N进制计数器的连接和测试,测试方法及记录表格自行设计。 五、思考题 1.参考共阳极数码管结构图,画出共阴极数码管的结构图。 2.数码管在实际使用当中是否需要接限流电阻?为什么? 3.查阅数据手册简单说明74LS47、74LS48与HCF4511BE芯片的区别。 六、报告要求 1.写出设计思路和设计过程。 2.画出设计电路图 3.记录实验测试结果。 4.列出元器件清单。 5.回答思考题。 6.进行实验总结。

文档评论(0)

185****7617 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档