- 1、本文档共5页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
实验四组合电路中的竞争和冒险
一 实验目的
1、观察组合电路中的竞争不冒险现象 。
2、了解消除竞争不冒险现象的方法 。
二 实验仪器和器件
1、数字电路实验箱、数字万用表、示波器;
2、器件:3 个 74LS00、1 个 74LS20、1 个 330PF 电容。
三 实验预习
复习与组合逻辑电路中的竞争与冒险现象的有关内容。
竞争(Competition): 在组合逻辑电路中,某个输入变量通过两条或两条以上的途径传到输出端,由于每条途径延迟时间不同,到达输出门的时间就有先有后,这种现象称为竞争。把不会产生错误输出的竞争的现象称为非临界竞争。把产生暂时性的或永久性错误输出的竞争现象称为临界竞争。
冒险(risk):信号在器件内部通过连线和逻辑单元时,都有一定的延时。延时的大小与连线的长短和逻辑单元的数目有关,同时还受器件的制造工艺、工作电压、温度等条件的影响。信号的高低电平转换也需要一定的过渡时间。由于存在这两方面因素,多路信号的电平值发生变化时,在信号变化的瞬间,组合逻辑的输出有先后顺序,并不是同时变化,往往会出现一些不正确的尖峰信号,这些尖峰信号称为毛刺。如果一个组合逻辑电路中有毛刺出现,就说明该电路存在冒险。
竞争冒险(Competition risk)产生原因:由于延迟时间的存在,当一个输入信号经过多条路径传送后又重新会合到某个门上,由于不同路径上门的级数不同,或者门电路延迟时间的差异,导致到达会合点的时间有先有后,从而产生瞬间的错误输出。
画出用74LS00实现实验内容中F函数的逻辑图。
因为要用74LS00(2输入与非门)实现函数F的功能,所以我需要对函数F的表达式进行改变。如下:
F=AB + B’CD’+A’CD
=AB + C(B’D’+A’D)
=AB + C((B’D’)’(A’D)’)’
=((AB)’(C((B’D’)’(A’D)’)’))’
用计算机模拟电路软件画出电路图如下:
写出F的真值表。
可列出F的真正表如下:
A B C D F 0 0 0 0 0 0 0 0 1 0 0 0 1 0 1 0 0 1 1 1 0 1 0 0 0 0 1 0 1 0 0 1 1 0 0 0 1 1 1 1 1 0 0 0 0 1 0 0 1 0 1 0 1 0 1 1 0 1 1 0 1 1 0 0 1 1 1 0 1 1 1 1 1 0 1 1 1 1 1 1
找出变量B、D变化过程中产生险象时,其他变量的组合。
由表达式:
F=AB + B’CD’+A’CD
=AB + C(B’D’+A’D)
=AB + C((B’D’)’(A’D)’)’
=((AB)’(C((B’D’)’(A’D)’)’))’
可推出,A=C=1,D=0,B输入连续脉冲时,B与B’进过的门数相差过大,容易产生险象。
我再用模拟开关分别控制ACD,B处输入连续高频脉冲,观察示波器波形是否出现险象。黄线为B,绿线为F,发现如下:
当A C D =1 1 0时:
接下来对D 进行分析。我再用模拟开关分别控制ACB,D处输入连续高频脉冲,观察示波器波形是否出现险象。结果并没有发生险情。
四 实验原理
1、竞争冒险现象及其成因
在组合逻辑电路中信号的传输可能通过不同的路径而汇合到某一门的输入端上。由于门电路的传输延 迟,各路信号对于汇合点会有一定的时差。这种现象称为竞争。这个时候如果电路的输出产生了错误输出, 则称为逻辑冒险现象。一般说来,在组合逻辑电路中,如果有两个或两个以上的信号参差地加到同一门的 输入端,在门的输出端得到稳定的输出之前,可能出现短暂的,不是原设计要求的错误输出,其形状是一 个宽度仅为时差的窄脉冲,通常称为尖峰脉冲或毛刺。
检查竞争冒险现象的方法
在输入变量每次只有一个改变状态的简单情况下, 如果输出门电路的两个输入信号 A 和 是输入变量 A 经过两个不同的传输途径而来的,那么当输入变量的状态发生突变时输出端便有可能产生两个尖峰脉冲。 因此,只要输出端的逻辑函数在一定条件下化简成
消除竞争冒险现象的方法
(1)接入滤波电路 在输入端并接一个很小的滤波电容 Cf,足可把尖峰脉冲的幅度削弱至门电中的阈值电压以下。
(2)引入选通脉冲 对输出引进选通脉冲,避开现象。
(3)修改逻辑设计 在逻辑函数化简选择乘积项时,按照判断组合电路是否存在竞争冒险的方法,选择使逻辑函数不会使 逻辑函数产生竞争冒险的乘积项。也可采用增加冗余项方法。
组合逻辑电路的险象是一个重要的实际问题。当设计出一个组合电路
您可能关注的文档
最近下载
- 2024年中级社工法规四色讲义-完整版全189页 .pdf VIP
- 17K408:散热器选用与管道安装.docx VIP
- 2025年湖北省武汉市高考物理四调试卷+答案解析(附后) .pdf VIP
- 合信 COTRUST科创思CTSC-200系列用户手册V1.40.pdf
- 2012湖南公务员考试-公共基础知识.doc VIP
- 二年级语文教师家长会专用.ppt
- 杭州名鑫双氧水有限公司每年10万吨(折27.5%)过氧化氢技术改造项目可行性研究报告.doc
- DB14Z 1-2025 高速公路智慧服务区建设指南.docx
- [城市轨道交通地下段列车运行引起的住宅室内振动与结构噪声限值及测量方法上海市.doc VIP
- SR变更管理程序+变更全套表单 OK.doc
文档评论(0)