- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA的浮点与整型数据混合运算实现
第 12期 组 合 机 床 与 自动 化 加 工 技 术 NO.12
2013年 12月 ModularMachineTool AutomaticM anufacturingTechnique Dec.2013
文章编号:1001—2265(2013)l2—0011—03
基于 FPGA的浮点与整型数据混合运算实现牢
陈 坤 ,唐小琦,宋 宝
(华中科技大学 机械科学与工程学院,武汉 430074)
摘要:通过研究基于 IEEE754标准的浮点数的存储格式,提出了一种基于FPGA的单精度浮点数和
32位整型数据混合运算的算法。在基于FPGA的硬件平台上,实现了单精度浮点数和整形数据之间
的相互转换进行混合运算,解决了浮点数在运算过程中消耗资源过多、运算速度慢等问题。经过在
线仿真和在一种三次样条插补算法 中下载验证,该设计的转换时间可达 10~ s量级,具有较高的实
时性和可靠性,可有效地提高数字信号处理速度和降低消耗资源。
关键词:FPGA;浮点数;整型数;混合运算
中图分类号 :TH16;TG65 文献标识码 :A
HybridOperation ofFloatingPointNumberand IntegerDataBasedonFPGA
CHEN Kun,TANGXiao—qi,SONGBao
(SchoolofMechanicalScienceandEngineering,HuaZhongUniversityofScienceandTechnology,Wuhan
430074,China)
Abstract:Thispaperanalysesofthefloatingpointnumber’SstorgeformatbasedonIEEE754,presents
aalgorithm basedonFPGA according tohybridoperation offloatingpointnumberandintegerdata.A
hardwareplatform basedontheFPGA wasimplementedtohybridoperationbyconvertingbetweenfloat—
ingpointnumberandintegerdata,which solvedhteexistingproblemsofexcessiveconsumptionofre—
sourcesna dslow speedofoperation.Throughsimulationonthelineanddownloadverification,htecon-
versiontimeis10~x/s,improvingtheprocessingspeedofdatasignalanddecreasingtheconsumptionof
resourcewiht higherreal—timena dstability.
Keywords:FPGA ;floatingpointnumber;integerdata;hybridoperation
0 ~1-- 运算速度较慢的问题。
随着 FPGA向高速 ,大容量,高集成度和低功耗 1 IEEE754浮点数标准
方向的快速发展,相应的EDA软件工具也 日趋完善, 目前大多数高级语言 (包括 C)都是按照 IEEE
提供了更多的数字信号处理 IP核,使得 FPGA在高 754的标准来规定浮点数的存储格式 J。IEEE754
速数字信号处理领域得到越来越广泛的应用 J。 用科学计数法以底数为2的小数来表示浮点数,存
在 FPGA中对不同格式的数据进行运算时消耗 储格式分为三个部分:符号位 (S)、指数位 (E)和尾
的资源是不一样 的,合理转换数据的格式可 以有效
您可能关注的文档
- 基于AMESim的二次进给出口调速换接回路仿真分析.pdf
- 基于AMESim的快锻压机泄压特性仿真分析.pdf
- 基于ANSYS Workbench的内螺纹磨削中心整机动态特性分析.pdf
- 基于ANSYS Workbench的高速电主轴动力学特性分析.pdf
- 基于ANSYSWorkbench的高速电主轴静动态性能分析.pdf
- 基于ANSYS参数化设计语言APDL的产品结构优化设计.pdf
- 基于ANSYS Workbench的主轴箱有限元分析及优化设计.pdf
- 基于AMI602传感器的载体姿态测试系统.pdf
- 基于ANSYS有限元法的电导率传感器分析.pdf
- 基于ANSYS套管式氧传感器的结构优化设计.pdf
最近下载
- 人教版高中音乐课件我爱这土地.pptx VIP
- 中小学生认识基孔肯雅热预防健康教育PPT课件.pptx VIP
- 2025杭州电力设备制造有限公司招聘70人(第二批)笔试备考试题及答案解析.docx VIP
- 斯普瑞斯奥莱人力资源管理体系调研诊断报告-0601(定稿).pptx VIP
- 五年级上学期班主任工作总结.docx VIP
- 公司食堂管理方案.docx VIP
- 中国药学会团体标准医疗机构静脉用细胞毒性药物调配.PDF VIP
- 宏观专题:提振消费专项行动:海外和历史经验分析.docx VIP
- 《站点工程勘察与设计》课件 1.2.6 基站主设备及天馈介绍.pptx VIP
- HG_T 6228-2023《二氧化硫氧化制硫酸催化剂原粒度活性试验方法》.pdf VIP
文档评论(0)