- 1、本文档共2页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
用VHDL语言实现的数码管显示程序〔包含动态和静态〕
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
entity shumaguan is
port(clk:in std_logic;
x:out std_logic_vector(7 downto 0);
seg:out std_logic_vector(7 downto 0));
end entity;
architecture behave of shumaguan is
signal clk1:std_logic;
begin
process(clk)
variable count:integer range 0 to
begin
if(clkevent and clk=1) then
if(count then --动态
--if(count=1000) then --静态
count:=0;
clk1=not clk1;
else
count:=count+1;
end if;
end if;
end process;
process(clk1)
variable a:integer range 1 to 8;
begin
if(clk1event and clk1=1) then
if(a=8) then
a:=1;
else
a:=a+1;
end if;
end if;
case a is
when 1=xseg
when 2=xseg
when 3=xseg
when 4=xseg
when 5=xseg
when 6=xseg
when 7=xseg
when 8=xseg
when others=null;
end case;
end process;
end behave;
文档评论(0)