- 1、本文档共104页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第五章 时序逻辑电路;二、时序电路逻辑功能表示方法;三、时序逻辑电路分类;5.1 时序电路的基本分析和设计方法;二、 分析举例;计算,列状态转换表;方法2 利用卡诺图求状态图;画时序图;5.1.2 时序电路的基本设计方法;2. 设计举例;选用 JK 触发器;;状态分配、状态编码、状态图;驱
动
方
程;5.2 计数器 (Counter);三、 计数器的分类;5.2.2 二进制计数器;一、二进制同步计数器;;J0= K0 =1;(5) n 位二进制同步加法计数器级联规律:;B = Q2n Q1n Q0n;3. 3 位二进制同步可逆计数器;(2) 双时钟输入二进制同步可逆计数器;4. 集成二进制同步计数器;74161的状态表;2) CC4520;(2) 集成 4 位二进制同步可逆计数器;;二、二进制异步计数器;;2. 二进制异步减法计数器;;二-八-十六进制计数器的实现;5.2.3 十进制计数器;Q1nQ0n;2. 十进制同步减法计数器;4. 集成十进制同步计数器;(2) 集成十进制同步可逆计数器;2) 74192 (双时钟,引脚与74193相同);;;一、利用同步清零或置数端获得 N 进制计数;二、利用异步清零或置数端获得 N 进制计数;三、 计数容量的扩展;2. 利用级联获得大容量 N 进制计数器;;;1. 同步 清零(或置数)端计数终值为 SN–1
异步 清零(或置数)端计数终值为 SN;5.3 寄存器和读/写存储器
(Register and Random Access Memory);二、 分类;5.3.2 基本寄存器;二 、双 4 位锁存器 (74116);三、 4 ? 4 寄存器阵列 (74170、74LS170);; 5.3.3 移位寄存器;左移寄存器;二、双向移位寄存器(自学);2. 4 位双向移位寄存器 74LS194;74LS194的状态表;5.3.4 移位寄存器型计数器;一、环形计数器;3. 能自启动的环型计数器;二、扭环形计数器;5.3.5 读/写存储器 — RAM;一、RAM 的结构;[例] 对 256 ? 4 存储矩阵进行地址译码;25 (32) 根行选择线;二、RAM的存储单元;;由六只MOS管组成, 其中:T1,T2组成一个反相器; T3,T4组成另一个反相器;两个反相器的输入与输出交叉相连,构成基本触发器,作为存储单元. T1导通, T3 截止,定义为0状态; T1截止, T3导通,定义为1状态. T5,T6叫门控管,其导通与截止受Xi的控制. T7,T8也是门控管,其导通与截止受Yj的控制. Xi叫字线,, Yj叫位线.;2. 动态MOS存储单元;; 2. 字扩展;四、RAM 芯片举例;5.4 顺序脉冲发生器 ;1. 由四进制计数器( JK 触发器) 和译码器构成;2. 由 D 触发器和译码器构成;5.4.2 移动位型顺序脉冲发生器;5.4.3 用 MSI 构成顺序脉冲发生器;5.5.1 可编程逻辑器件 (PLD);2. 分类;● PROM;● PLA;● PAL;● GAL;(2) 按可编程和改写方法分;二、PLD的基本原理;I0;2. 输出逻辑宏单元;(1) OLMC的结构;OE;(3) OLMC 的输出组态;3. GAL的主要特点;4. 几种常见的GAL器件;三、高密度可编程逻辑器件HDPLD;[例5.5.1] 十进制计数器的VHDL描述及仿真;[例5.5.2] 4位基本寄存器的VHDL描述及仿真;第五章 小 结;三、时序电路的基本分析方法;五、计数器;六、中规模集成计数器;七、其它时序逻辑电路;2. 读/写存储器 RAM(随机存取存储器)
文档评论(0)