专题四:数字频率计设计课件.pptVIP

  • 1
  • 0
  • 约2.68千字
  • 约 15页
  • 2017-05-21 发布于广东
  • 举报
专题四:数字频率计设计课件.ppt

专题四:数字频率计设计 一、教学内容: 数字频率计设计 二、学目的及要求: 1、掌握VHDL语言的基本结构及编程思想。 2、掌握数字频率计的工作原理。 3、掌握数字频率计的VHDL语言编程方法。 三、授课课时:2 四、教学重点、难点: 数字频率计的工作原理 设计要求: 1、设计8位十进制数字频率计。 2、测量频率范围为1Hz-50MHz。 3、测量被测信号的周期(单位:微秒),最大周期为1秒,最小周期为1微秒。 一、测频原理 二、控制器时序 (二)8位十进制频率计电路图 六、实验仪实际接口电路图 作业 画出测量某周期信号的周期的电路框图,并编写其VHDL程序。 说明: 1、周期显示使用8位十进制方式显示。 2、可分步编写程序,最后画出电路图。 3、译码、显示部分的程序可以不编写。 4、8位十进制计数器要求使用元件例化的方式编写。 * 专题四:数字频率计设计 8位十进制计数器 输入信号Fin 闸门信号EN 1秒 1秒 计数输出 译码、显示 锁存器 锁存信号LOAD 复位信号RST 控制器电路 EN RST LOAD 标准秒脉冲 控制器时序图 EN RST 0.5秒 利用对CLK的2分频产生 对tsten求反 利用CLK和tsten合成, clk=‘0’ and tsen=‘0’时,clr_cnt=‘1’ 三、

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档