八人智力抢答器.doc

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
八人智力抢答器

实验24 七人智力抢答器 一、实验目的与任务 1. 掌握集成编码器、译码驱动器的工作原理与使用方法; 2. 根据要求设计制作一个七人智力竞赛抢答器。 二、实验原理及设计要求 1. 抢答器是为智力竞赛参赛者答题时进行抢答而设计的一种优先判决器电路,竞赛者可以分为若干组,抢答时各组对主持人提出的问题要在最短的时间内做出判断,并按下抢答按键回答问题。当第一个人按下按键后,则在显示器上显示该组的号码,同时电路将其他各组按键封锁,使其不起作用。回答完问题后,由主持人将所有按键恢复,重新开始下一轮抢答。 因此要完成抢答器的逻辑功能,该电路至少应包括输入开关、声光显示、判别组控制以及组号锁存等部分。 抢答电路的原理框图如图5.24.1所示,这个电路由输入开关、判决器、数码锁存器、声音提示及数字显示等部分组成。 图5.24.1 抢答器原理框图 2.本实验要求学生在所提供的元器件范围内设计一个7人抢答器,其功能要求如下: (1)能判别输入量的优先权; (2)具有锁存优先判别功能; (3)主持人开关可以恢复下一轮抢答; (4)具有数字显示和声音提示。 3. 实验室可将数字显示和输入开关电路板提供给学生,同学们只需将其与自己所设计并已接好的电路联接在一起即可。 三、实验仪器、设备和元器件 直流稳压电源1台;数字万用表1只;74LS148 1只;74LS279 1只;NE555 1只;晶体三极管9013 1只;蜂鸣器 1只;数字显示板1块;开关电路板1块;电阻、电容若干。 四、实验内容 设计由74LS148集成编码器构成的优先判决器电路。 设计由74LS279锁存器构成的数码锁存电路。 设计由555集成定时器组成的多谐振荡器作为声音提示电路。 建议各部分做好后独立调试,待全部合格后再将整个电路连在一起调试。 五、预习要求 1.学习74LS148优先编码器、74LS279锁存器及74LS247译码驱动器的工作原理,掌握其真值表的功能; 2.掌握多谐振荡器的工作原理; 3.按实验要求设计抢答器的整体电路。 六、实验总结报告 画出抢答器电路图。 分析讨论设计和实验中所遇到的困难和问题,并总结自己的体会。 附注:抢答器参考电路 1. 优先判决器 优先判决器主要是由74LS148集成优先编码器等组成。该编码器有8个信号输入端,3个二进制码输出端,输入使能端EI,输出使能端EO和优先编码工作状态标志GS。其功能表如表5.24.1所示。从功能表中可以看出当EI=“0”时,编码器工作,而当EI=“1”时,则不论8个输入端为何种状态,输出端均为“1”,且GS端和EO端为“1”,编码器处于非工作状态,这种情况被称为输入低电平有效。 表5.24.1 优先编码器74LS148功能表 输 入 输 出 EI I0 I1 I2 I3 I4 I5 I6 I7 A2 A1 A0 GS EO 1 × × × × × × × × 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 1 0 0 ?? ?? ?? ? 0 0 0 0 0 1 0 ?? ?? ?? 0 1 0 0 1 0 1 0 ?? ?? ? 0 1 1 0 1 0 0 1 0 ?? ?? 0 1 1 1 0 1 1 0 1 0 ?? ?0 1 1 1 1 1 0 0 0 1 0 ? ? 0 1 1 1 1 1 1 0 1 0 1 0 ? 0 1 1 1 1 1 1 1 1 0 0 1 0 0 1 1 1 1 1 1 1 1 1 1 0 1 表中×代表任意状态 由74LS148集成优先编码器组成的优先判决器如图5.24.2所示,当抢答开关S1—S7中的一个按下时,编码器输出相应按键对应的二进制代码,低电平有效。编码器输出AO~A2、工作状态标志GS作为锁存器电路的输入信号,而输入使能端EI端应和锁存器电路的Q0端相联接,目的是为了在EI端为“1”时锁定编码器的输入电路,使其它输入开关不起作用。 图5.24.2 优先判决器参考电路 2. 锁存器电路 锁存器电路可以用四R-S锁存器74LS279组成。74LS279是由四个基本的R-S触发器构成的锁存电路,端为直接置“1”端,端为直接置“0”端,通常情况下输入端为高电平,触发器处于保持状态。 锁存器参考电路如图5.24.3所示。图中端

文档评论(0)

youbika + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档