- 1、本文档共24页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
layout(匹配)
* 亚芯 微 电 子 有 限 公 司 Asian Microelectronics Co.,Ltd. * Art of Layout 主要工作注意事项 一.画之前的准备工作 二.与circuit designer沟通 三.layout的金属线尤其是电源线、地线 四.保护环 五.衬底噪声 六.管子的匹配精度 七.一般性注意事项 八.有待解决的问题 一.Layout之前的准备工作 1.先估算芯片面积: 先分别计算各个电路模块的面积,然后再加上模块之间走线以及端口引出等的面积,即得到总的芯片面积。 2.Top-Down设计流程: 先根据电路规模对版图进行整体布局,芯片的整体布局包括主要单元的形状大小以及位置安排,电源和地的布局,输入输出引脚的放置等,统计整体芯片的引脚个数,包括测试点也要确定好,严格确定每个模块的引脚属性、位置 。 详细的整体布局的考虑因素 a.模块的放置应该与信号的流向一致 ,每个模块一定按照确定好的引脚位置引出自己的连线 b.保证主信号信道简单通畅,连线尽量短、少拐弯、等长 c.不同模块的电源、地分开,以防干扰 ,电源线的寄生电阻尽可能减小,避免各模块的电源电压不一致。 d.尽可能把电容、电阻和大管子放在侧旁,利于提高电路的抗干扰能力。 二.与circuit designer沟通 1.目的:搞清楚电路的结构和工作原理 ,明确电路设计中对版图有特殊要求的地方(可能出现问题的地方)。 2.包含内容: a.确保金属线的宽度和引线孔的数目能够满足要求(各通路的电流在典型情况和最坏情况的大小),尤其是电源线和地线的宽度。 b.差分对管、有源负载、电流镜、电容阵列、电阻阵列等要求匹配良好的子模块 c.电路中MOS管、电阻、电容对精度的要求 d.易受干扰的电压传输线 、高频信号传输线 三.layout的金属线尤其是电源线、地线 1.根据电路在最坏情况下的电流值来决定金属线的宽度以及接触孔的排列方式和数目,以避免电迁移。 电迁移效应:所谓电迁移效应是指当传输电流过大时,电子碰撞金属原子,导致原子移位而使金属断线。 在接触孔周围,电流比较集中,电迁移效应更加容易发生。 2. 避免天线效应 天线效应——长金属线(面积较大的金属线)在刻蚀的时候,会吸引大量的电荷(因为工艺中刻蚀金属是在强场中进行的),这时如果该金属直接与管子栅(相当于有栅电容)相连的话,可能会在栅极形成高电压会影响栅极氧化层的质量,降低电路的可靠性和寿命。 天线效应的解决方法: 用另外一层更高一层的金属来割断本层的大面积金属,如下图所示。 3.芯片金属线存在寄生电阻和寄生电容效应 寄生电阻会使电压产生漂移,导致额外噪声的产生; 寄生电容耦合会使信号之间互相干扰。 关于寄生电阻: a.镜像电流源内部的晶体管在版图上应该放在一起 ,然后通过连线引到各个需要供电的模块 。 b.加粗金属线 c.存在对称关系的信号的连线也应该保持对称,使得信号线的寄生电阻保持相等 。 .信号连线对称的图例 关于寄生电容 a.避免时钟线与信号线的重叠 b.两条信号线应该避免长距离平行,信号线之间交叉对彼此的影响比二者平行要小; c.输入信号线和输出信号线应该避免交叉; d.对于易受干扰的信号线,在两侧加地线保护; e.模拟电路的数字部分,需要严格隔离开。 四.保护环 1.避免闩锁效应:最常见的Latchup诱因是电源、地的瞬态脉冲,这种瞬态脉冲可能的产生原因是瞬时电源中断等,它可能会使引脚电位高于vdd或低于vss,容易发生latchup。因此对于电路中有连接到电源或地的MOS管,周围需要加保护环。 2.容易发生latchup的地方:任何不与power supply、substrate相连的引脚都可能。所以精度要求高时,要查看是否有引脚引线既不连power supply,也不连substrate,凡是和这样的引线相连的源区、漏区都要接保护环。 3.保护环要起到有效的作用就应该使保护环宽度较宽、电阻较低,而且用深扩散材料。 4. N管的周围应该加吸收少子电子的N型保护环(ntap),ntap环接vdd;P管的周围应该加吸收少子空穴的P型保护环(ptap),ptap环接gnd。双环对少子的吸收效果比单环好。下图是一个N管保护环的例子。 五 .衬底噪声(substrate noise) 1.衬底噪声产生原因:源、漏-衬底pn结正偏导通,或者电源连线接点引入的串绕,使得衬底电位会产生抖动偏差,这称为衬底噪声。 2.解决方法: a.对于轻掺杂的衬底,要用保护环把敏感部分电路包围起来 b.把gnd和衬底在片内连在一起,然后由一条线连到片外的全局地线,使得gnd和衬底的跳动一致,
文档评论(0)