基于Multisim的数字时钟仿真设计规划.docVIP

  • 8
  • 0
  • 约4.87千字
  • 约 9页
  • 2017-05-27 发布于贵州
  • 举报
基于Multisim的数字时钟仿真设计规划

数字时钟仿真设计 山东大学(威海) 机电与信息工程学院 09级 通信工程 姓名:XXX 学号:XXXXXXXXX 目录 目录 1 序言 2 设计思路 2 设计原理 2 一、 秒脉冲产生电路 2 二、 计数器电路 2 1. 六十进制计数电路 2 2. 二十四/十二进制计数电路 2 三、 校时、校分电路 2 四、 报时电路 2 五、 总电路 2 实现的功能 2 感想 2 参考文献: 2 序言 数字时钟是用数字集成电路构成的、用数码显示的一种现代计时器,与传统机械表相比,它具有走时准确、显示直观、无机械传动装置等特点,因而广泛应用于车站、码头、机场、商店等公共场所。在控制系统中,数字时钟也常用来做定时控制的时钟源。 设计思路 数字时钟由振荡器、分频器、计数器、译码显示、报时等电路组成。其中,振荡器和分频器组成标准秒信号发生器,直接决定计时系统的精度。由不同进制的计数器、译码器和显示器组成计时系统。将标准秒信号送入采用六十进制的“秒计数器”,每累计60s就发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。“分计数器”也采用六十进制计数器,每累计60min,发出一个“时脉冲”信号,该信号将被送到“时计数器”。“时计数器”采用二十四或十二进制计时器,可实现对一天24小时或12小时的累计。译码显示电路将“时”、“分”、“秒”计数器的输出状态通过六位七段译码显示器显示出来,可进行整点报

文档评论(0)

1亿VIP精品文档

相关文档