数字电路与逻辑设计阶段练习三.docVIP

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第三阶段练习题  一、填空题 1.触发器(Flip-Flop)是由逻辑门加上适当的 反馈 线耦合而成,具有两个互补的输出端和,所以它有两个稳定状态――“ 1  ”态和“ 0  ”态。 2.按结构形式的不同,触发器可分为两大类:一类是没有时钟控制端的基本 触发器,另一类是具有时钟控制端的 钟控 触发器。 3.按逻辑功能来划分,触发器还可以分为RS触发器、 D 触发器、 JK 触发器和T触发器等四种类型。 4.同步触发器使用时必须保证、中至少有一个为“ 0 ”,即必须满足 RS=0 的条件,这个条件也称为基本RS触发器输入信号的约束条件。 5.触发器在输入信号发生变化前的状态称为“ 初态 ”,用表示,而输入信号发生变化后触发器所进入的状态称为“ 次态 ”,用表示。 6.钟控触发器也称同步触发器,钟控触发器状态的变化不仅取决于 输入 信号的变化,还取决于 时钟脉冲CP 的作用。 7.钟控触发器按结构和触发方式分,有同步触发器、 维持阻塞(或边沿) 触发器和主从触发器等种类。 8.钟控RS触发器的特征方程为: = 、 RS=0 (约束条件)。该特征方程反映了在CP作用下,钟控RS触发器次态和输入、及初态之间的逻辑关系,同时也给出了触发器的约束条件。 9.当CP无效时,触发器的状态为 不变 ;当CP有效时,触发器的状态为 D 。 10.JK触发器的特征方程为: = 。当CP有效时,若== 1,则JK触发器的状态为 。 11.触发器的特征方程为: = 。当CP有效时,若= 0,则 触发器的状态为 。 在实际应用中,为了确保数字系统可靠工作,要求触发器来一个CP至多翻转一次。对于 同步 式触发器来说,这就意味着在CP=1期间,必须保持输入信号稳定不变,否则,触发器状态将在此期间发生 多次翻转 。 13.主从触发器具有“ 主从 ”结构,并以“ 双拍 ”方式工作,从而有效地避免了电位式触发器在一个CP期间的多次翻转问题。 14.边沿触发器有两种实现方法,一种是利用内部 电路时延 的差异来实现,另一种是利用电路内部 维持-阻塞 线的作用来实现。 15.时序逻辑电路具备对过去时刻的 状态 进行记忆的功能,具有记忆功能的部件称为存储电路,时序逻辑电路中的存储电路主要由各类 触发器 构成。 16.时序逻辑电路一般由 组合逻辑 电路和 存储 电路两部分组成,其中后者主要由各类触发器构成。 17.时序逻辑电路在结构上有两个主要特点:其一是包含由触发器等构成的 存储 电路;其二是内部存在 反馈 通路。 18.时序逻辑电路的“现态”反映的是 上一 时刻电路状态变化的结果,而“次态”则反映的是 当前 时刻电路状态变化的结果。 19.时序逻辑电路按其不同的状态改变方式,可以分为 同步 时序逻辑电路和异步 时序逻辑电路两种。前者设置统一的时钟脉冲,后者不设置统一的时钟脉冲。 20.时序逻辑电路的输出不仅是当前输入的函数,同时也是当前状态的函数,这类时序逻辑电路称为 Mealy型 时序逻辑电路;时序逻辑电路的输出仅是当前状态的函数,而与当前输入无关,或者根本就不存在独立设置的输出,而以电路的状态直接作为输出,这类时序逻辑电路称为 Moore型 时序逻辑电路。 21.根据触发器时钟作用方式的不同,计数器有 同步 计数器和 异步 计数器之分。前者所有应翻转的触发器在同一个时钟脉冲作用下同时翻转,后者触发器状态的翻转并不按统一的时钟脉冲同时进行。 22.根据计数过程中数字增减规律的不同,计数器还可分为 增量 计数器、 减量 计数器和可逆计数器三种。 23.寄存器是用以暂存二进制代码的电路,可分为基本寄存器和 移位寄存器     。 24.左移寄存器输入端为0,在一个脉冲的作用下,便可实现所存数据 乘以2 的运算;右移寄存器输入端为0,在一个脉冲的作用下,便可实现所存数据 除以2 的运算。 25.将移位寄存器的串行输出反馈到它的串行输入端,就构成了环形 计数器;将移位寄存器的串行反相输出反馈到它的串行输入端,就构成了 扭环形 计数器。这两种计数器都可以

文档评论(0)

185****7617 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档