- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
4章组合逻辑电路20100409ppt课件
3. 用全加器实现组合逻辑电路 例:设计一个代码转换电路,将8421BCD码转换成余3码。 第4章 组合逻辑电路 * 问题:将8421BCD码转换成5421BCD码? 真值表 第4章 组合逻辑电路 * Y3Y2Y1Y0=DCBA+0011 4.4 组合逻辑电路中的竞争和冒险 前面章节介绍组合电路的分析和设计时,将所有的逻辑门都看成理想器件,忽略了信号通过门的传输时间,实际的逻辑门都存在传输延迟时间。 第4章 组合逻辑电路 * 4.4.1 竞争和冒险产生的原因 A t t F F Δt 理想逻辑门 忽略传输时间 实际存在 传输时间 例:竞争和冒险的产生 第4章 组合逻辑电路 * 理想情况下,F=AB,但考虑到A、B实际到达与门的时间不同,存在竞争,可能产生干扰脉冲,称为冒险。 第4章 组合逻辑电路 * 考虑传输时间,A、B到达与门的时间不同,称为竞争 由于存在竞争,输出产生干扰脉冲,称为冒险 t t t t A A’ B F 忽略传输时间 A A’ B t t t t F 理想输出 与门和或门产生竞争、冒险的原因 第4章 组合逻辑电路 * 输入有竞争现象时,输出不一定都产生冒险。 冒险分为逻辑冒险和功能冒险两种。 4.4.2 逻辑冒险及消除 第4章 组合逻辑电路 * 当多个输入信号中某一个发生变化时,由于此信号在电路中经过的途径不同,使到达电路某个门的多个输入信号之间产生时间差,即存在由所有的逻辑部件的延迟时间引起的竞争,称为“逻辑竞争”,由此产生的冒险为“逻辑冒险”。 例:逻辑竞争与冒险 第4章 组合逻辑电路 * ABC由111 → 110时,C发生变化,由于经过门的数量不同,达到G4门的时间就不同,称为“逻辑竞争” 第4章 组合逻辑电路 * t t t A t B C t C t AC BC F C由1到0 经G1延迟Δt 经G2延迟Δt 经G3再延迟Δt 偏1型干扰脉冲 逻辑冒险的消除 — 修改逻辑设计(增加冗余项) 第4章 组合逻辑电路 * 1 1 1 1 00 01 11 10 0 1 A BC 两圆圈相切时,可能产生逻辑冒险 利用增加冗余项消除逻辑冒险 第4章 组合逻辑电路 * 1 1 1 1 00 01 11 10 0 1 A BC 修改后的电路 及逻辑式 解决:增加冗余项AB 修改后的电路消除逻辑冒险 第4章 组合逻辑电路 * AB保持高电平 F保持高电平 4.4.4 功能冒险及消除 第4章 组合逻辑电路 * 在组合电路的输入端,当有几个变量变化时,由于其变化的快慢不同,传递到某个门的输入端必然存在时间差,这种现象叫作功能竞争。 因功能竞争而在输出端所产生的瞬时干扰脉冲,称为功能冒险。 第4章 组合逻辑电路 * 消除干扰措施之一: 加滤波电容 功能冒险的消除措施 消除干扰措施之二: 引入禁止脉冲 4.5 组合电路的系统应用 综合应用实例:药厂药片数量计数系统电路框图。图中,工厂的产品(药片)通过漏斗装入位于传送带上的药瓶之中,每瓶中药片的数量可以预先设定,要求通过数码管显示所设每瓶中药片数量 及若干瓶中药片总的数量。 第4章 组合逻辑电路 * 第4章 组合逻辑电路 * 药片通过 漏斗装入 键盘设定 每瓶数量 第4章 组合逻辑电路 * 第4章 组合逻辑电路 * 4.5 组合电路的系统应用 编码器A将其预先设定的66转换为二进制数并存入寄存器A中,通过译码显示电路显示“66”。 计数器输出与设定值相等时,比较器的输出发出信号使漏斗的阀门关闭,同时控制传送带前进,将下一个药瓶移至漏斗下面,传送控制发出信号使计数器清零,这时比较器的输出为0,发出信号时漏斗的阀门打开,继续装药。 加法器和寄存器构成“累加”的功能。可以将多个瓶子中药片的数量累加,通过译码、显示电路显示出来。 4.6 用Multisim2001设计和分析组合电路 例4-17 设计一个3人表决电路,其中M为控制端:当M=0时,A、B、C多数同意表决可通过;M=1时,A、B、C必须一致同意表决才能通过。 解:首先进行逻辑抽象,得到真值表。 第4章 组合逻辑电路 * 方法1:用SSI实现 进入Multisim 2001界面,选择并进入“逻辑转换器” ,按真值表进行填写。 第4章 组合逻辑电路 * 然后进行化简,并用与非门实现。 第4章 组合逻辑电路 * 方法2:用MSI实现(数据选择器) 根据真值表写出逻辑表达式 选择8选1器件74LS151,令A为地控制高位端,C为低位端,则: 并且使能端接低电平(有效状态)。 第4章 组合逻辑电路 * 进入Multi
文档评论(0)