- 14
- 0
- 约1.98千字
- 约 18页
- 2017-06-05 发布于湖北
- 举报
实验06集成触发器与时序逻辑设计剖析
二、触发器基本知识 触发器的类型、逻辑功能及相互转换 触发器的类型 按照逻辑功能分:RS触发器,D触发器,JK触发器,T触发器,T’触发器 按触发方式分:高电平触发,低电平触发,上升沿触发,下降沿触发等 按电路工艺分: CMOS,TTL 触发器的逻辑功能(表5.19.1) 触发器的相互转换关系(表5.19.2) 本实验用的CC4027,CMOS双JK触发器 CMOS双JK触发器CC4027(教材P147 表5.19.3 功能表) 四、具体实验内容和要求 * 集成触发器 实验目的 器件:4000系列4027、 4011、4023 电路:JK触发器构成3分频电路 测试方法: 时序逻辑的功能测试 示波器使用: 时序电路(计数器)的波形测量方法 实验内容 内容1: 同步三分频电路 内容2: 同步模4可逆计数器 定义:能够存储1位二值信号的单元电路统称为触发器。 特点:1、具有两个能自行保持的稳定状态,用来表示逻辑状态的0和1。 2、根据不同的输入信号可以置成1或0状态 电路结构:具有两个互补的输出端Q端和 Q 端。当Q=1时,称触发器的状态为1状态,也称触发器置位;当Q=0时,称触发器的状态为0状态,也称触发器复位。 1 0 1 0 0 1 0 1 计数 Q 0 0 /Q RD SD 2、正常工作( SD = RD =0) 1、异步清零和异步置数
原创力文档

文档评论(0)