FPGA实验1实验报告.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
FPGA实验1实验报告

《信号与信息处理综合实验(FPGA部分)》 实验报告 实验一 FPGA使用入门 实验目的 掌握ISE 13.2集成开发环境和Modelsim软件的使用方法; 熟悉S6 Card实验板的使用方法。 掌握使用Verilog HDL语言实现常用组合逻辑和时序逻辑的方法。 了解Chipscope的功能与使用方法 实验内容 (1)熟悉S6 CARD实验板; (2)熟悉ISE集成开发环境; (3)3比特加法器仿真与上板实验 (4)m序列产生器仿真与在板Chipscope调试 实验要求 按实验指导书的说明逐步操作,实验结束后需经教师或助教验收,并将工作目录压缩后重新命名,命名规则为“组号_lab1.zip(rar)”,并分别撰写实验报告,上传到ftp上的”FPGA学生作业/实验一”文件夹。 实验过程说明 熟悉S6 CARD实验板 熟悉ISE集成开发环境 实验结果 3比特加法器仿真与上板实验 ModelSim前仿真结果: ModelSim后仿真结果: m序列产生器仿真与在板Chipscope调试 ModelSim仿真结果: ChipScope Pro Analyzer 仿真结果

文档评论(0)

2017ll + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档