基于FPGA与DDS的磁共振成像射频脉冲发生器.PDFVIP

基于FPGA与DDS的磁共振成像射频脉冲发生器.PDF

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA与DDS的磁共振成像射频脉冲发生器

波 谱 学 杂 志 第 33 卷第4 期 Vol. 33 No. 4 2016 年 12 月 Chinese Journal of Magnetic Resonance Dec. 2016 文章编号:1000-4556(2016)04-590-07 doi:10.11938/cjm 基于 FPGA 与 DDS 的磁共振成像射 频脉冲发生器 李聿为,肖 亮 (北京化工大学信息科学与技术学院 信息工程系,北京 100029 ) 摘 要:设计了一种基于现场可编程门阵列(FPGA )与直接数字频率合成(DDS )的磁共 振成像(MRI )射频脉冲发生器,采用FPGA 实现 DDS ,并内置软脉冲波形双端口随机存 取存储器(RAM )、乘法器以及相关的控制逻辑. 实现了较高的技术指标,其中频率、相 位与幅度分辨率分别为 32 bits、16 bits 与 16 bits,软脉冲波形的时间精度可达 0.1 s. FPGA 提供了一个可编程的接口,便于序列控制器对其进行控制,以输出射频脉冲. MRI 实验结 果证明了该设计的可行性. 关键词:磁共振成像(MRI );射频脉冲发生器;现场可编程门阵列(FPGA );直接数字 频率合成(DDS ) 中图分类号:O482.53 文献标识码:A 引言 谱仪是磁共振成像(MRI )系统的核心设备,主要功能包括控制整个系统的时序、 发射射频脉冲信号、发射用于空间定位的梯度信号、接收回波信号与传输数据等. 射频 脉冲发生器是谱仪的重要组成部分[1–3],当序列运行时,其在序列控制器的控制下,产 [4] 生指定参数的硬脉冲或者软脉冲用于驱动射频线圈,产生 B 1 场 . 射频脉冲发生器发射 信号的性能指标(包括频率精度、相位精度、幅度精度等)对磁共振图像质量有显著影 收稿日期: 2016-01-14; 收修改稿日期: 2016-10-24 基金项目: 国家自然科学基金资助项目. 作者简介: 李聿为(1989-),男,贵州凯里人,硕士研究生,主要从事核磁共振成像研究. *通讯联系人:肖亮,电话: 010,E-mail :xiaoliang@mail.buct.edu.cn. 第 4 期 李聿为等:基于 FPGA 与 DDS 的磁共振成像射频脉冲发生器 591 响,因此世界上很多实验室都致力于研究高性能的、灵活可控的射频脉冲发生器[5–8]. 目前MRI 系统的射频脉冲发生器多采用直接数字频率合成(DDS )技术[9,10] ,其 中大部分采用 DDS 专用芯片来实现脉冲信号的发生[11–15]. 它的缺点在于信号的相位 和幅度精度受到器件的限制,并且序列控制器对 DDS 专用芯片的控制不够灵活快速. 本文设计了一种基于现场可编程门阵列(FPGA )的射频脉冲发生器,并将其配 备于实验室自行研发的 MRI 谱仪之中. 在 FPGA 内部构建 DDS 、软脉冲波形(包括 幅度和相位)双端口随机存取存储器 (RAM )、乘法器以及相关的控制逻辑,其中 DDS 的频率、相位与幅度分辨率分别为 32 bits、16 bits 与 16 bits,软脉冲波形的时间精度 可达 0.1 s. 外部输入时钟为 60 MHz,FPGA 可通过锁相环将 60 MHz 时钟倍频到 300 MHz,并将 300 MHz 时钟作为 DDS 的系统时钟,因而信号的输出频率范围可从 直流到 135 MHz,适用于 0~3 T 的 M

文档评论(0)

2105194781 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档