一种串行高速芯片互连接口逻辑设计及实现_李仁刚.pdf

一种串行高速芯片互连接口逻辑设计及实现_李仁刚.pdf

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第 12 卷 第 31 期 2012 年 11 月 科 学 技 术 与 工 程 Vol. 12 No. 31 Nov. 2012 167 1— 1815( 2012) 31-8235-06 Science Technology and Engineering  2012 Sci. Tech. Engrg. 通信技术 一种串行高速芯片互连接口逻辑 设计 与实现 1,2 1,2 1,2 2 李仁 刚 王恩 东 胡雷钧 秦济龙 ( 1 , 2500 13; ( ) 2 , 100085) 高效能服务器和存储技术 国家重点实验室 济南 浪潮 北京 电子信息产业有 限公 司 北京 , , , 摘 要 在计算机 系统中 总线技术对整个 系统的性能和功 能都有直接影响 通过研究 高速信号传 输 的特 点 分析 串行高速 , , FPGA 。 芯片互连协议 实现了一种 串行高速芯片互连接 口逻辑 并实现了 平 台的与处理器 互连和芯片 间互连 的验证 最终达 , 6. 4 GT / s 。 到了设计性能要求和可靠性要求 互连接 口数据传输速率达到 关键词 串行 总线接 口 扰码 FPGA 可靠性 中图法分类号 TN407; 文献标志码 A , , 随着计算机技术 和半导体技术的 飞速发展 庞 互连标准和技术 可以说过去 的几十年是高速 串行 [2] , 。 大的数据计算和数据分析 复杂 的图形分析和科学 总线技术不断创新的年代 , , 预算等信息领域对计算机 系统 的性 能要求极高 大 本文基于高速 串行总线技术的研究 充分考虑 、 , , 型科学 工程计算和 大规模数据处理为系统芯片 间 高速信号传输 特点 串行总线 传 输 的带 宽优 势 以 高速数据传输带来 了巨大的挑 战。尤其是 近几年 , , 及具体传输协议 的研究分析 实现 了一种商用处理 , , 半导体技术随着摩尔定律 的规律不断 向前发展 高 器接 口协议芯片 实现 了与处理器互连和芯片 间互 , , FPGA 。 速 串行总线接 口大 幅提升 了数据传输速率 不断满

文档评论(0)

xuefei111 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档