- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第8章集成触发器整理ppt
电工电子技术 首 页 电工电子技术 第一篇 第8章 集成触发器 8.1 基本RS触发器 8.2 同步RS触发器 8.3 主从JK触发器 8.4 边沿D触发器 1、掌握基本RS触发器的结构及工作原理; 2、掌握同步RS触发器、JK触发器、D触发器的逻辑 功能、逻辑符号、触发特点、工作波形等内容。 本章学习要求 集成触发器 时序逻辑电路与组合逻辑电路并驾齐驱,是数字电路两大重要分支之一。时序逻辑电路的显著特点是:电路任何一个时刻的输出状态不仅取决于当时的输入信号,还与电路原来的状态有关。因此,时序电路必须含有具有记忆功能的存储器件。 门电路是组合逻辑电路的基本单元,时序逻辑电路的基本单元则是我们本章要重点介绍的触发器。触发器具有记忆功能,可用来保存二进制信息。 触发器是可以记忆1位二值信号的逻辑电路部件。根据逻辑功能的不同,触发器可以分为RS触发器、JK触发器、D触发器等。 什么叫“二值信号” ? 基本RS触发器是任何结构复杂的触发器必须包含的一个最基础的组成单元,它可以由两个与非门或两个或非门交叉连接构成。例如由两个与非门构成的RS触发器: 8.1 基本RS触发器 Q R Q 门1 门2 正常情况下,两个输出端子应保持互非状态。 输入端子 触发器的两个稳定状态: 输出端Q=1时,触发器为1态; 输出端Q=0时,触发器处0态。 S 基本RS触发器的 逻辑电路图符号 R S Q Q (1)基本RS触发器的工作原理 Q Q 门1 门2 0 次态(下一状态)Q n+1=0, Q n+1=1 1 1 1 1 0 触发器现态Qn=1,R=0, S=1 有0出1 全1出0 0 次态Q n+1=0, Q n+1=1 触发器状态由1变为0,置0功能! 触发器状态不变,仍为置0功能! 1 归纳:基本的RS触发器的两个与非门通过反馈线交叉组合在一 起。只要两个输入端状态不同且输入端R=0,无论输出现态如何,次态总是为0,因此通常把R称作置0端(复位端)。 R S 触发器现态Qn=0,R=0, S=1 (1)基本RS触发器的工作原理 Q Q 门1 门2 1 次态Q n+1=1, Q n+1=0 0 0 0 1 1 有0出1 全1出0 1 次态Q n+1=1, Q n+1=0 触发器状态由0变为1,置1功能! 触发器状态不变,仍为置1功能! 2 归纳:只要基本RS触发器的两个输入端状态不同且输入端S=0处低电平有效态,无论输出现态如何,次态总是为1,因此通常把S称作置1端(置位端)。 触发器现态Qn=0,R=1, S=0 触发器现态Qn=1,R=1, S=0 R S (1)基本RS触发器的工作原理 Q Q 门1 门2 1 次态Q n+1=0, Q n+1=1 1 0 1 0 0 全1出0 有0出1 1 次态Q n+1=1, Q n+1=0 触发器状态不变,保持功能! 触发器状态不变,保持功能! 3 归纳:当基本RS触发器的两输入端状态相同均为1时,都 处无效状态。输出不会发生改变,继续保持原来的状态。 因此在两个输入端同时为高电平时触发器起保持功能。 1 1 1 全1出0 0 0 有0出1 触发器现态Qn=0,R=1, S=1 触发器现态Qn=1,R=1, S=1 R S (1)基本RS触发器的工作原理 Q Q 门1 门2 次态Q n+1=1, Q n+1=1 0 0 0 1 1 有0出1 触发器的两个互非输出端出现相同的逻辑混乱情况,显然这是触发器正常工作条件下不允许发生的,因此必须加以防范。 4 归纳:当基本RS触发器的两输入状态相同均为0时,互非输出无法正确选择指令而发生逻辑混乱。我们把两输入同时为0的状态称为禁止态,电路正常工作时不允许此情况发生。 有0出1 触发器现态Qn=0,R=0, S=0 R S ①功能真值表 功能真值表以表格的形式反映了触发器从现态Qn向次态Qn+1转移的规律。 1 保持 1 1 1 0 保持 1 1 0 1 “置1” 1 0 1 1 “置1” 1 0 0 0 “置0” 0 1 1 0 “置0” 0 1 0 禁止态 0 0 1 禁止态 0 0 0 Q n+1 (2)基本RS触发器逻辑功能的描述 触发器的逻辑功能可用真值表、特征方程、状态图、波形图来描述。 ② 特征方程 (约束条件) 由于基本RS触发器不允许输入同时为低电平,所以加一约束条件。 Q n+1 = S + R Q n 通
您可能关注的文档
最近下载
- 镇痛治疗规范.docx VIP
- 数字文化与娱乐:2025年动漫IP衍生品市场洞察报告.docx
- 护理安全管理在新生儿病房的应用课件教学教材演示幻灯片.pptx VIP
- 2025至2030中国动物园行业产业运行态势及投资规划深度研究报告.docx
- NB-T 47047-2015 承压设备用镍及镍合金无缝管.pdf VIP
- 气道净化护理(2024年中华护理学会团体标准).pptx VIP
- 高中数学函数的单调性教学设计比赛一等奖.doc VIP
- 《电子商务概论》(附微课 第5版)课件 第7、8章 新媒体运营、 电子商务安全.pdf
- 深圳市育才教育团育才三中语文新初一分班试卷含答案.doc VIP
- 测绘地形图图技术总结.doc VIP
文档评论(0)