组原课设316RZI码编码器设计与实现.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
组原课设316RZI码编码器设计与实现

课 程 设 计 报 告 课程设计名称:计算机组成原理课程设计 课程设计题目:3/16RZI码编码器设计与实现 院(系):计算机学院 专 业:网络工程 班 级 学 号 姓 名: 指导教师 完成日期:2011年01月14日 目 录 第1章 总体设计方案 1 1.1设计原理 1 1.2设计思路 1 1.3设计环境 1 第2章 详细设计方案 3 2.1方案图的设计与实现 3 2.1.1器件的选择与引脚锁定 3 2.1.2编译、综合、适配 4 2.2功能模块的设计与实现 4 2.2.1分频电路 4 2.2.2计数器电路 5 2.2.3 3/16码制的实现 5 2.3仿真调试 6 第3章 编程下载与硬件测试 7 3.1编程下载 7 3.2硬件测试及结果分析 7 参考文献 9 附 录(电路原理图) 10 第1章 总体设计方案 1.1设计原理 本次设计的任务是 图 1.1 Xilinx foundation f3.1设计平台 图 1.2 Xilinx foundation f3.1电路连线设计平台 第2章 详细设计方案 2.1方案图的设计与实现 首先要把输入的二进制数进行分频,分成16份,再根据3/16码的规则,有三位一直置高,其余根据输入的二进制数进行改变。整体电路分为两大块,第一块是分频器,将输入的二进制数分成16份,第二块由计数器和多路选择器构成,由计数器控制多路选择器的输出。 图2.1 3/16RZI码.1.1器件的选择与引脚锁定 (1)器件的选择 由于硬件设计环境是基于伟福COP2000型计算机组成原理实验仪和XCV200实验板,故采用的目标芯片为Xilinx XCV200可编程逻辑芯片。 (2)引脚锁定 图形文件中的输入/输出信号安排到Xilinx foundation f3.1芯片指定的引脚上去,实现芯片的引脚锁定,各信号16位ALU芯片引脚对应关系如表2.1所示。 图形文件中的输入/输出信号 XCV200芯片引脚信号 DATA P103 CLK P213 DATAO P110 表2.1 信号和芯片引脚对应关系 2.1.2编译、综合、适配 利用Xilinx foundation f3.1的原理图编辑器对顶层图形文件进行编译,并最终生成网络表文件,利用设计实现工具经综合、优化、适配,生成可供时序仿真的文件和器件下载编程文件。 2.2功能模块的设计与实现 3/16RZI码编码器包括分频电路和计数器电路,其中多路选择器包含在计数器电路上。 2.2.1分频电路 图2.2 分频电路 分频电路的主要作用是把输入进来的二进制数通过D触发器依次输出。 2.2.2计数器电路 图2.3 计数器电路 计数器电路的主要作用是通过计数器,多路选择器选择相应的输出。 2.2.3 3/16码制的实现 因为3/16码制的特点是当输入的二进制数为零时,有三位高电平输出,所以把D6、D7、D8三位输出常制高电平,如图2.4所示。 图2.4 多路选择器D6、D7、D8 2.3仿真调试 仿真调试主要验证设计电路的逻辑功能、时序的正确性,本设计中主要采用功能仿真方法对设计的电路进行仿真。首先进行波形测试。 (1)建立仿真波形文件及仿真信号选择 功能仿真时,首先建立仿真波形文件,选择仿真信号,对选定的输入信号设置参数,在本设计的仿真中共有一个数据输入IN,一个脉冲输入CLK,一个输出OUT。 (2)功能仿真结果与分析 图2.5 图2.6 由仿真图2.5、2.6可以看出,当输入的二进制数为一时全部为高,输入二进制数为零时有3/16为高,其余全部为低 第3章 编程下载与硬件测试 3.1编程下载 将得到的*.bit文件下载到XCV200实验板的XCV200可编程逻辑芯片中。 3.2硬件测试及结果分析 超前进位加法器的输入数据通过XCV200实验板的输入开关实现,输出数据通过XCV200实验板的LED指示灯实现,其对应关系如表3.1所示。将编译的*.bit文件下载到实验箱后,根据电路的引脚与实验板的对应关系,可以用实验板控制。 XCV200芯片引脚信号 XCV200实验板 D[7:0] K0 K、Z K1 L[0:7] [A7:A0] L[8:12] [B7:B3] Y、N [B2:B1] 表3.1 XCV200实验板信号对应关系 经过试验箱输入上述待输入信号后,可以验证输出结果是正确的.硬件测试如图3.1所示。 图3.1 硬件测试 参考文献 [1] 唐朔飞.计算机组成原理.北京:高等教育出版社,2002 [2] 曹昕燕. EDA技术实验与课程设计[M].北京:清华大学出版社,2006 [3] 范延滨.微型计算机系统原理、接

文档评论(0)

lifupingb + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档