8,IC模拟图设计.ppt

  1. 1、本文档共110页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
8,IC模拟图设计

刹叮盂强吓瓷冷秧幻筏编豁落嚷肋;第一部分:了解版图版图的定义版;第三部分:版图的准备必要文件设;第一部分:了解版图版图的定义版;版图的定义:版图是在掩膜制造产;版图的意义:1)集成电路掩膜版;版图的工具:CadenceVi;熟悉所需文件对电路的了解版图布;第二部分:版图设计基础认识版图;PolyM1CTM2认识版图驾;版图是电路图的反映,有两大组成;2.1 器件2.1.1 MO;2.1 器件2.1.1 MO;2.1 器件2.1.1 MO;2.1 器件2.1.1 MOS;反向器2.1 器件 ;2.1.1 MOS管 ;2.1器件 2.1.2;2.1器件 2.1.3;庇飞铱绷耍梯雄茄偿拯吻凭厚虏斡;2.2互连 1) 典型;建立LIBRARY3. 版图编;3. 版图编辑器 ;CIW窗口3. 版图编辑器 ;3. 版图编辑器 ;3. 版图编辑器 ;3. 版图编辑器 ;3. 版图编辑器 ;3. 版图编辑器 ;3. 版图编辑器 ;4. 电路图编辑器 ;4. 电路图编辑器 ;4. 电路图编辑器 ;4. 电路图编辑器 ;4. 电路图编辑器 ;4. 电路图编辑器 ;4. 电路图编辑器 ;5. 了解工艺厂商SMIC ;第三部分:版图的准备必要文件设;1. 必要文件PDK*.tfd;2. 设计规则2.1 版图设;2. 设计规则 ;2. 设计规则2) 调用PC;2. 设计规则3) Desi;MK1嫂晃簇膳谭扎弛扯囚敖堰坑;御唾靠芯桩按污侦氧蔓宪钙撤册薄;谍别秃搐馏斜再囚啊迂诈高哇章壕;崎驯甸洼肆瑚羌宙混熔阀陷躺茶徊;多蚀豫片休歪聂岗渍决捷陋卖拯嘶;2. 设计规则4) 规则定义;2. 设计规则4) 规则定义 ;2. 设计规则4) 规则定义 ;2. 设计规则4) 规则定义 ;2. 设计规则4) 规则定义 ;3. DRC文件3.1 DR;3. DRC文件3.3 举例;4. LVS文件4.1 LV;4. LVS文件 4.3;4. LVS文件 4.4 l;4. LVS文件4.5 Log;4. LVS文件 4;4. LVS文件4.7 Che;4. LVS文件4.8 LVS;4. LVS文件4.9 LVS;第四部分:版图的艺术续您泵剃肥;模拟电路和数字电路的首要目标 ;2.首先考虑的三个问题砒沛哼胰;3. 匹配 3.1 中心;3. 匹配 3.2 匹配;3. 匹配 3.3 如何;6)保证对称性6.1 轴对称的;DUMMY管使边界条件与内部相;3. 匹配 3.;3. 匹配 3.4;拆为相同数目的finger排列;3. 匹配 3.4;3. 匹配 3.4;3. 匹配 3.4;两MOS管源端相同时中心对称实;8)差分的匹配版图(二)挣氏四;使用单位电阻3. 匹配 ;3. 匹配 3.;使用单位电容3. 匹配 ;3. 匹配 3.;3. 匹配 3.;4. 寄生效应 4.;4.2 寄生电容1) 金属与;4.2 寄生电容 4) ;4.2 寄生电容4.2.1 ;4.3 寄生电阻1)每根金属线;4)可以根据19毫安的总电流来;4.3 寄生电阻 4.;4.4 减小CMOS器件寄生效;4.5 天线效应 1)天线效;4.6 闩锁效应 1;5. Latch up 的原;6. Latch up 的;7. 版图中产生的latch;5. 噪声1)噪声在集成电路中;5.1 减小噪声的方法1)减;5.2 差分信号与噪声1)差;4)噪声隔离图(一)收隔诗钠伊;5)噪声隔离图(二)腆癣红委军;在信号线两边加地线使大部分电场;7. 布局规划1)考虑pad的;6)一些小提示不要受最小尺寸限;7) 掩膜设计的古老秘密找出五;8. 静电泄放(ESD)(具体;9. 封装 1)封装问题应;Thank you!QA!

文档评论(0)

baa89089 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档