第05讲 Verilog-HDL语法——第3部分 数据类型与逻辑值.pdfVIP

第05讲 Verilog-HDL语法——第3部分 数据类型与逻辑值.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第05讲 数据类型和逻辑值 数据类型和逻辑值 学习目标 1、掌握Verilog-HDL不同逻辑值的含义 2、学习Verilog-HDL不同的数据类型 3、理解如何使用和在什么场合下使用不同的 数据类型(重点) 4、学习声明数据类型的语法 Verilog-HDL的四种逻辑值 ‘0’, Low, False, Logic Low, Ground, VSS, Negative Assertion 0、低、伪、逻辑低、地、VSS 、负插入 ‘1’, High, True, Logic High, Power, VDD, VCC, Positive Assertion 1、高、真、逻辑高、电源、VDD、VCC 、正插入 ’X’ Unknown: Occurs at Logic Which Cannot be Resolved Conflict X、不确定:逻辑冲突无法确定其逻辑值 HiZ, High Impedance, Tri- Stated, HiZ、高阻抗、三态 主要的数据类型 Verilog-HDL有三种主要的数据类型:  net (线网):表示器件之间的物理连接  register (寄存器):表示抽象的存储元件  parameters(参数) : 表示运行时的常数 (run-time constants) net (线网) net需要被持续的驱动,驱动它的可以是门或模块。 net不能存储值,而且它必须受到驱动器(例如:门或 assign语句)的驱动。如果没有驱动器连接到net类型上, 则该变量就是高阻的,即:其值为z 。 驱动端信号的改变会立刻传递到输出的连线上。即:当 net驱动器的值发生变化时,Verilog-HDL 自动的将新值传送 到net上。 net类的类型(线网)  在为不同工艺的基本元件建立库模型的时候,常常需要用 不同的连接类型来与之对应,使其行为与实际器件一致。 net类型 功 能 wire, tri 标准内部连接线(缺省) supply1, supply0 电源(逻辑1)和地(逻辑0) 综合编译 wor, trior 多驱动源线或 器不支持 wand, triand 多驱动源线与 的net类型 trireg 能保存电荷的net tri1, tri0 无驱动为时上拉/下拉电阻  如果不明确地说明连接是何种类型,应该是指wire 类型。 wire  wire类型是最常用的类型,只有连接功能。  wire型信号可以作任何表达式的输入,也可以用作assign语句 和实例元件的输出。  对于综合器而言,其取值可以为0、1、x、z 。  wire 数据名1,数据名2,…….,数据名n; wire型向量 (vector ) 例如:wire a, b;  wire [n-1:0] 数据名1,数据名2,…….,数据名n; 例如:wire [7:0]

文档评论(0)

xuefei111 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档