DSO峰值检测电路的设计与实现.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
DSO峰值检测电路的设计与实现

电子测 量 与仪 器 学报 2004年增刊 DSO峰值检测电路的设计与实现 赵振强 王子斌 (电子科技大学自动化工程学院,四川省成都市) 摘要:峰值检测是数字存储示波器 (DSO)波形显示的一种重要方式。其目的是指示出输入信号的噪声 大小,由一段取样区间内检测到的信号最大值和最小值表示。传统方法是在数据读回后,用软件对数据进行 搜索,然后显示峰值检测波形。这种方式会影响示波器对信号的捕获率。针对这一问题,本文设计了一个硬 件电路,使峰值检测的运算与数据采集工作并行进行,从而减少了时间开销,提高了信号捕获率。 关键词:数字存储示波器FPGA峰值检测 Zhaozhenqiang Wangzibing SchoolofAutomationEngineering,LTESTC,Chengdu Abstract:PeakdetectingisanimportantmethodforwaveformdisplayinDSO.Itstargetistoindicatethenoise valueofinputsignalthatisdenotedbymaximumandminimumofsignalduringsamplingperiodoftime. Traditionally,afterreceivingthedatum,thedatumaresearchedforbysoftware,andpeakdetectingwaveformis displayed.Thismethodwillinfluencetheefficiencyofcatch.Becauseoftheproblem,acircuitisdesignedthat makesitpossiblecalculationofpeakdetectinganddataacquisitionparallelproceed,accordinglytimeconsumptionis decreasedandefficiencyofcatchisimproved Keywords:DSO,FPGA,Peakdetecting. 1概 述 数字存储示波器 (DSO)对信号采样并利用波形重建技术在显示器上显示信号波形。DSO 数据采集模块的ADC的数字化速率和存储电路的存储速度决定了DSO的采样率,而显示器 上像素点代表的时间间隔定义为重建波形样品率。在高速DSO的设计中,为了让ADC工作 性能稳定,通常使其工作在最高工作频率下,而通过抽点或内插的方式实现不同扫速时的波形 显示。这就使得DSO的采样率与重建波形的样品率不同。在低扫速方式下,重建波形样品率 小于或等于实际的采样率。 由奈奎斯特定理我们知道,要不失真地恢复信号,采样频率应高于信号频率的两倍。当用 高速DSO观测低频信号时,DSO工作在低扫描速度方式下,重建波形样品率较低。这样就使 得低频信号上的高频噪声不能被观测。而从理论上分析,我们是可以采集到的频率小于1/2最 高数字化率的信号的。峰值检测波形显示方式就是针对这一问题提出的,即利用在最高采样率 下获取的信号样点值,不是等间距地抽取样品来获得低扫描速度时的显示样品,而是用这段时 间间隔内的信号的最大和最小值样品来表示。 峰值的计算可以用软件来完成。但是这样做会带来两个问题。其一是计算峰值带来的时间 损失,这一时间损失会影响到示波器的信号捕获率。其二是存储深度要求。基于以上考虑,我 们希望用硬件电路来完成峰值的计算。 2采集电路总体结构 DSO 的数据采集电路的原理框图如图1所示。由图1可知,采集电路的核心是时基与控制 电路模块,在它的控制下,信号经由通道模块被放大/衰减,然后由采样电路数字化。量化后 656 万方数据 电子测 量 与仪

文档评论(0)

yan698698 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档