- 1、本文档共16页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
XilinxUltraScale:新一代架构满足您的新一代架构需求-赛灵思
White Paper: UltraScale Architecture
WP435 (v1.0) July 8, 2013
Xilinx UltraScale™ :为您未来架构而打造的新一代架构
作者:Steve Leibson and Nick Mehta
Xilinx UltraScale™ 架构针对要求最严苛的应用,提供
了前所未有的ASIC级的系统级集成和容量。
UltraScale架构是业界首款采用最先进的ASIC架构优化的All Programmable
架构。该架构能从20nm平面FET结构扩展至16nm鳍式FET晶体管技术甚至更高的
技术,同时还能从单芯片扩展到3D IC 。借助Xilinx Vivado®设计套件的分析型协同
优化,UltraScale架构可以提供海量数据的路由功能,同时还能智能地解决先进工
艺节点上的头号系统性能瓶颈。这种协同设计可以在不降低性能的前提下达到实现
超过90%的利用率。
UltraScale架构的突破包括:
• 几乎可以在晶片的任何位置战略性地布置类似于ASIC 的系统时钟,从而将
时钟歪斜降低达50%
• 系统架构中有大量并行总线,无需再使用会造成时延的流水线,从而可提高
系统速度和容量
• 甚至在要求资源利用率达到90%及以上的系统中,也能消除潜在的时序收敛
问题和互连瓶颈
• 可凭借3D IC集成能力构建更大型器件,并在工艺技术方面领先当前行业标
准整整一代
• 能在更低的系统功耗预算范围内显著提高系统性能,包括多Gb串行收发器、
I/O以及存储器带宽
• 显著增强DSP与包处理性能
赛灵思UltraScale架构为超大容量解决方案设计人员开启了一个全新的领域。
© Copyright 2013 Xilinx, Inc. Xilinx, the Xilinx logo, Artix, IS E, Kintex, Spartan, Virtex, Vivado, Zynq, and other designatedbrands included herein are trademarks of Xilinx
in the United States and other countries. All other trademarks are the property of their respective owners.
WP435 (v 1.0) July 8, 20 13 1
Xilinx UltraScale™ :为您未来架构而打造的新一代架构
越多越好
自从“全面数字化”(all things digital )概念引入以来,“越多越好”成为了所有市场领
域中数字系统的一种基本的、必然的发展趋势。这一期望成为了促使系统要求更高分辨率、更
高带宽和更大存储量的基本动力。而“更多”这一理念同时从逻辑上也引发了如下事实的产生
:
• 更多的器件生成更多数据。
• 更多的数据意味着数据必须更快流动。
• 更多快速流动的数据要求计算速度更快。
• 更多的应用需要更快速地访问更多数据。
• 数据量的增长和数据速率的提高对数据完整性提出了更高要求。
目前几乎每个领域的数据创建和数据传输速率都在快速增长,这会加大对新型器件架构的
您可能关注的文档
- UR6型高速直流断路器UR型高速直流断路器型号名称UR36M110.DOC
- U裂变碎片在PIN探测器中沉积能量的实验研究.PDF
- UV355高功率紫外激光器-北京中科思远.PDF
- UnitsofIonisingRadiation电离辐射的单位-OHLearning.ppt
- Unicode汉字编码表1unicode编码表Unicode目前普遍采用的是UCS-2.doc
- Vacuumtubes,Triode三极管发展简史.PDF
- VC15+电压毫安压力校验器(VmAPRESSURECALIBRATOR)概要.ppt
- UPGRADEOFMW-CLASSANODEPOWER-日本加速器学会.PDF
- V-正修科技大学.PDF
- VerilogHDL测试模块.PPT
文档评论(0)