一种基于CPLD 高速大容量双端口RAM 电路系统的设计 - 工程技术版.PDF

一种基于CPLD 高速大容量双端口RAM 电路系统的设计 - 工程技术版.PDF

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
一种基于CPLD 高速大容量双端口RAM 电路系统的设计 - 工程技术版

第 11 卷第 1 期 南京师范大学学报( 工程技术版) Vol. 11 No. 1 2011 年 3 月 JOURNAL OF NANJING NORMAL UNIVERSITY( ENGINEERING AND TECHNOLOGY EDITION) Mar ,20 11  一种基于 CPLD 高速大容量 双端口 RAM 电路系统的设计 1 ,2 1 1 3 , , , 葛学峰 时 斌 朱晓舒 罗小兵 ( 1. , 210046; 南京师范大学 分析测试 中心 江苏 南京 2 . , 211106; 南京航空航天大学 理学院 江苏 南京 3 . , 210046) 南京师范大学 物理科学与技术学院 江苏 南京 [ ] RAM . 、 、 摘要 双端口 在智能仪器高速数据采集 中扮演着重要的作用 提 出了一种高速 大容量 低成本 的双端口 随机存储器 ( RAM) , ( CPLD) . , RAM 的设计方案 该方案通过对复杂可编程 进行逻辑 电路设计实现 仿真结果表明 双端口 的读写控制 时序完 RAM , . 、 、 RAM , 全符合双端口 的时序要求 读写结果正确 解决 了目前市场上缺少高速 大容量 低成本 的双端口 的问题 方便高速 数据采集与处理仪器 的快速开发. [ ] CPLD , RAM , 关键词 双端口 数据采集 [ ]TH865 [ ]A [ ]1672-1292( 2011) 01-0068-05 中图分类号 文献标识码 文章编号 A Design of Circuit System Based on CPLD in Dual-Port RAM Ge Xuefeng1 ,2 ,Shi Bin1 ,Zhu Xiaoshu1 ,Luo Xiaobing3 ( 1. Center for Analysis and Testing ,Nanjing Normal University ,Nanjing 210046 ,China; 2 . College of Science ,Nanjing University of Aeronauti

文档评论(0)

2105194781 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档