纪斌,郑志国.PDFVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
纪斌,郑志国

第卷第期 电讯技术 51 3 Vol.51 No.3 年月 2011 3 TelecommunicationEngineering Mar. 2011 文章编号: ( ) 1001-893X 2011 03-0075-04 基于 的 高速串行通信设计与实现 PowerPC RapidIO 纪斌,郑志国 (中国西南电子技术研究所,成都 ) 610036 摘要:提出了采用基于 架构的 为主机的高速串行 实现方案,详细阐述 PowerPC MPC8548E RapidIO 了硬件设计要点和软件初始化流程,为以 为处理器的嵌入式操作系统实现设备间的高速互 PowerPC 连提供了一套行之有效的解决方案。 关键词:嵌入式操作系统;系统互联;数据传输;串行 RapidIO 中图分类号: ; 文献标识码: : TN919 TP336 A doi 10.3969/j.issn.1001-893x.2011.03.017 Design and Implementation of Highspeed Serial RapidIO Based on PowerPC , JI Bin ZHENGZhiguo ( , , ) Southwest China Institute of ElectronicTechnology Chengdu610036 China : Abstract AschemeisproposedtorealizehighspeedserialRapidIObasedonPowerPCarchitectureCPUMPC8548. Thehardwaredesign and the flow of the software initialization are emphasized. This implementation can solve the problemof highspeedconnectionbetweenequipment inembeddedsystembasedonPowerPCarchitecture. : ; ; ; Key words embedded system system interconnect datatransmission serial RapidIO 在传统的嵌入式系统中,受处理器速度和性能 空、航天、雷达终端等电子设备领域有着广泛的应 的限制,系统对数据传输的速率要求不高。然而,随 用。 协议有多种实现方式:可以通过 RapidIO FPGA 着 、 、 和 技术的迅速发展,传统的 CPU DSP FPGA ADC 加入 的方式,但这种方式受限于 对 IPCORE

文档评论(0)

l215322 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档