网站大量收购闲置独家精品文档,联系QQ:2885784924

BGA是PCB上常用的组件,通常CPU - 中国电子网.PDFVIP

BGA是PCB上常用的组件,通常CPU - 中国电子网.PDF

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
BGA是PCB上常用的组件,通常CPU - 中国电子网

中国电子网 BGA 是PCB 上常用的组件,通常CPU、NORTH BRIDGE 、SOUTH BRIDGE、AGP CHIP 、 CARD BUS CHIP…等,大多是以bga 的型式包装,简言之,80 ﹪的高频信号及特殊信号将 会由这类型的package 内拉出。因此,如何处理BGA package 的走线,对重要信号会有很大 的影响。 通常环绕在BGA 附近的小零件,依重要性为优先级可分为几类: 1. by pass。 2. clock 终端RC 电路。 3. damping (以串接电阻、排组型式出现;例如memory BUS 信号) 4. EMI RC 电路(以dampin、C、pull height 型式出现;例如USB 信号)。 5. 其它特殊电路(依不同的CHIP 所加的特殊电路;例如CPU 的感温电路)。 6. 40mil 以下小电源电路组(以C、L 、R 等型式出现;此种电路常出现在AGP CHIP or 含 AGP 功能之CHIP 附近,透过R 、L 分隔出不同的电源组)。 7. pull low R、C 。 8. 一般小电路组(以R 、C、Q、U 等型式出现;无走线要求)。 9. pull height R、RP 。 1-6 项的电路通常是placement 的重点,会排的尽量靠近BGA ,是需要特别处理的。第7 项 电路的重要性次之,但也会排的比较靠近BGA 。8、9 项为一般性的电路,是属于接上既可 的信号。 相对于上述BGA 附近的小零件重要性的优先级来说,在ROUTING 上的需求如下: 1.by pass =与CHIP 同一面时,直接由CHIP pin 接至by pass ,再由by pass 拉出打via 接plane ; 与CHIP 不同面时,可与BGA 的VCC 、GND pin 共享同一个via ,线长请勿超越100mil。 2.clock 终端RC 电路=有线宽、线距、线长或包GND 等需求;走线尽量短,平顺,尽量不 跨越VCC 分隔线。 3.damping=有线宽、线距、线长及分组走线等需求;走线尽量短,平顺,一组一组走线, 不可参杂其它信号。 4.EMI RC 电路=有线宽、线距、并行走线、包GND 等需求;依客户要求完成。 5.其它特殊电路=有线宽、包GND 或走线净空等需求;依客户要求完成。 6.40mil 以下小电源电路组=有线宽等需求;尽量以表面层完成,将内层空间完整保留给信 号线使用,并尽量避免电源信号在BGA 区上下穿层,造成不必要的干扰。 7.pull low R、C=无特殊要求;走线平顺。 8.一般小电路组=无特殊要求;走线平顺。 9.pull height R、RP= 无特殊要求;走线平顺。 为了更清楚的说明BGA 零件走线的处理,将以一系列图标说明如下: 此主题相关图片如下: 中国电子网 A. 将 BGA 由中心以十字划分,VIA 分别朝左上、左下、右上、右下方向打;十字可因走 线需要做不对称调整。 B. clock 信号有线宽、线距要求,当其R 、C 电路与CHIP 同一面时请尽量以上图方式处理。 C. USB 信号在R 、C 两端请完全并行走线。 D. by pass 尽量由CHIP pin 接至by pass 再进入plane 。无法接到的by pass 请就近下plane 。 E. BGA 组件的信号,外三圈往外拉,并保持原设定线宽、线距;VIA 可在零件实体及3MM placement 禁置区间调整走线顺序,如果走线没有层面要求,则可以延长而不做限制。内圈 往内拉或VIA 打在PIN 与PIN 正中间。另外,BGA 的四 个角落请尽量以表面层拉出,以 减少角落的VIA 数。 F. BGA 组件的信号,尽量以辐射型态向外拉出;避免在内部回转。 此主题相关图片如下: F_2 为BGA 背面by pass 的放置及走线处理。 By pass 尽量靠近电源pin 。 中国电子网 此主题相关图片如下: F_3 为BGA 区的VIA 在VCC 层所造成的状况 THERMAL VCC 信号在VCC 层的导通状态。 ANTI GND 信号在VCC 层的隔开状态。 因BGA 的信号有规则性的引线、打VIA ,使得电源的导通较充足。 此主题相关图片如下: F_5 为BGA 区的Placement 及走线建议图 以上所做的BGA 走线建议,其作用在于: 中国电子网 1. 有规则的引线有益

文档评论(0)

2105194781 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档