数字锁相环实验报告概要1.docx

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字锁相环实验报告概要1

本科实验报告实验名称:数字锁相环实验课程名称:实验时间:任课教师:实验地点:实验教师:实验类型: 原理验证□ 综合设计□ 自主创新学生姓名:学号/班级:组 号:学 院:同组搭档:专 业:成 绩:四、实验内容准备工作:将调制方式设在BPSK方式,用函数信号发生器产生一个64KHz的TTL信号送入数字数字信号测试端口J007(实验箱左端)。锁定状态测量用示波器同时测量TPMZ03、TPMZ02的相位关系,测量时用TPMZ03同步;在理论上,环路锁定时该两信号应为上升沿对齐。数字锁相环的相位抖动特性测量数字锁相环在锁定时,输出信号存在相位抖动是数字锁相环的固有特征。测量时,以TPMZ03为示波器的同步信号,用示波器测量TPMZ02,仔细调整示波器时基,使示波器刚好容纳TPMZ02的一个半周期,观察其上升沿。可以观察到其上升较粗(抖动),其宽度与TPMZ02周期的比值的一半即为数字锁相环的时钟抖动。锁定频率测量和分频比计算将函数信号发生器设置在记数状态(频率计)。参见数字锁相环的结构如图3.2.1数字锁相环的结构,测量各点频率。记录测量结果,计算分频比。TPMZ01 TPMZ02TPMZ03 TPMZ04TPMZ05锁定过程观测用示波器同时观测TPMZ03、TPMZ02的相位关系,测量时用TPMZ03同步;复位通信原理综合实验系统,则FPGA进行初始化,数字锁相环进行重锁状态。此时,观察它们的变化过程(锁相过程)。用示波器测量TPMZ05波形,复位通信原理综合实验系统,观察调整的变化过程。同步带测量用函数信号发生器产生一个64KHz的TTL信号送入数字信号测试端口J007。用示波器同时测量TPMZ03、TPMZ02的相位关系,测量时用TPMZ03同步;正常时环路锁定,该两信号应为上升沿对齐。缓慢增加函数信号发生器输出频率,直至TPMZ03、TPMZ02两点波形失步,记录下失步前的频率。调整函数信号发生器频率,使环路锁定。缓慢降低函数信号发生器输出频率,直至TPMZ03、TPMZ02两点波形失步,记录下失步前的频率。计算同步带。同步带为66.02-62.04=3.98kHz捕捉带测量用函数信号发生器产生一个64KHz的TTL信号送入数字信号测试端口J0007。用示波器同时测量TPMZ03、TPMZ02的相位关系,测量时用TPMZ03同步;在理论上,环路锁定时该两信号应为上升沿对齐。增加函数信号发生器输出频率,使TPMZ03、TPMZ02两点波形失步;然后缓慢降低函数信号发生器输出频率,直至TPMZ03、TPMZ02两点波形同步。记录下同步一刻的频率。降低函数信号发生器输出频率,使TPMZ03、TPMZ02两点波形失步;然后缓慢增加函数信号发生器输出频率,直至TPMZ03、TPMZ02两点波形同步。记录下同步一刻的频率。计算捕捉带。捕捉带为65.18-62.07=3.11kHz调整信号脉冲观测用函数信号发生器产生一个64KHz的TTL信号送入数字数字信号测试端口J0007。用示波器观测数字锁相环调整信号TPMZ05处波形。增加或降低函数信号发生器输出频率,观测TPMZ05处波形的变化规律。增加降低五、实验报告3.分析总结数字锁相环与模拟锁相环同步带与捕捉带的大致关系。答:模拟锁相环的同步带大于捕捉带,而数字锁相环具有以下特征:输出锁定信号存在相位抖动,同步带与捕捉带相对比较窄,同步带和捕捉带大致相同等。

文档评论(0)

yaocen + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档