嵌入式系统5-嵌入式系统硬件平台1试卷.ppt

嵌入式系统5-嵌入式系统硬件平台1试卷.ppt

  1. 1、本文档共103页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
* 现状 电源管理策略 面向PC、笔记本电脑、服务器、通信设备的刀片服务器 APM:高级电源管理方案 ACPI:高级配置和电源接口 根据嵌入式系统模型定制技能技术方面稀少,甚至某些方面真空 * 手持设备管理策略 处理器时钟变慢 操作系统转入待机、睡眠状态 动态电源管理 (DPM) 调整内核电压和频率 高性能存储器 彩色显示器 无线接口 固化为通用电源管理IC * 软件节能策略 预测什么时候设备的未来使用状况或者使用率 “time-out”策略预测特定的时间长度 基于GSPN网络和HMM的技术 Montavista 基于linux 通用性强,但是嵌入式系统定制性强,效果不佳 * 能耗测试 测试出每条指令的能耗,估计测试程序运行玩完的总能耗 测试出每个函数的能耗,然后利用这些函数作为标准去估计其他函数运行的能耗 * 节能操作系统 目的 保证操作系统实时性的前提下,完成能耗计算 调度算法的节能优化 中断处理优化 低功耗文件系统 CPU 电压和频率调节会给实时性能带来了严峻挑战 可能造成不稳定 “重新锁定”锁相环路和其它动态时钟机制需要时间,造成了很长的等待时间(有时是毫秒级别) 锁定期间 CPU 既不能执行计算操作,又不能响应外部事件(中断) 每一软件 相应的手机最低电压 CPU频率 相应设备 通过动态的调节CPU的内核频率与内核电压,以及动态的关闭系统的某些设备和调整某些设备的状态 * 外设驱动 针对不同功能部件的能耗,进行合理的功耗优化 从电池开始,严格和精确地电量测量 根据外设特征研究不同的电源管理策略下的驱动 现有情况 硬件产品有几种状态定义 状态提供不同的服务质量和消耗的能量 提供各种状态之间的转换接口 算法目标 实现状态转换的节能策略 减少待机能耗 人工智能技术的应用 通过软件来动态的预测和控制某些部件的开关 * 节能通讯协议栈 连接干预 节能的传输调度算法 缓冲区技术 局部性原理与预取 低功耗压缩算法 * 节能编译 对每条指令的能耗进行测试 对函数编译结果的能耗进行估计 错误处理代码的能耗设计 基于ICE进行函数执行代码统计 人有了知识,就会具备各种分析能力, 明辨是非的能力。 所以我们要勤恳读书,广泛阅读, 古人说“书中自有黄金屋。 ”通过阅读科技书籍,我们能丰富知识, 培养逻辑思维能力; 通过阅读文学作品,我们能提高文学鉴赏水平, 培养文学情趣; 通过阅读报刊,我们能增长见识,扩大自己的知识面。 有许多书籍还能培养我们的道德情操, 给我们巨大的精神力量, 鼓舞我们前进。 * Advanced Microcontroller Bus Architecture * Excalibur:( 传说中) 亚瑟王的神剑 * 系统级芯片是将芯核和用户自己定义的逻辑(UDL一起集成,芯核深埋在芯片中,芯核不能事先测试。只能在系统级芯片被制造出来后作为系统级芯片的一部份和芯片同时测试。因此对系统级芯片测试存在许多困难 * GSPN:广义随机Petri网 HMM:隐式马尔可夫链 * * 具备完整系统结构与功能的芯片 包含可执行控制/运算或信号处理功能的处理器、内存、外围电路及系统IP特定逻辑电路 * 单片数字系统 把功能复杂的若干个数字逻辑电路放在同一个芯片上 SOC 还包括其它类型的电子功能器件 模拟器件 专用存贮器 射频器件 MEMS 系统级芯片起码应在单片上包括数字系统和模拟电子器件。 * 单片系统级芯片Vs多芯片系统 速度 功耗 成本 专用 * SOC的优势 1、降低耗电量 2、减少体积 3、增加系统功能 4、提高速度 5、节省成本 * 一:系统级芯片特点 1、规模大、结构复杂。 数百万门乃至上亿个元器件设计规模 电路结构包括MPU、SRAM、DRAM、EPROM、闪速存贮器、ADC、DAC以及其它模拟和射频电路 采用被称为知识产权(IP)的更大的部件或模块 * 2、速度高、时序关系严密。 高达数百兆的系统时钟频率 各模块内和模块间错综复杂的时序关系 问题:时序验证、低功耗设计以及信号完整性和电磁干扰、信号串扰等高频效应 * 3、时序匹配 采用深亚微米工艺加工技术,在深亚微米时走线延迟和门延迟成为主要因素 复杂的时序关系,电路中时序匹配困难 深亚微米工艺的十分小的线间矩和层间距,线间和层间的信号耦合作用增强,再加之十分高的系统工作频率,电磁干扰、信号串扰现象,给设计验证带来困难 * 二、SOC设计技术 1、设计再利用 IP复用:IntellectualProperty自主知识产权 芯核(CORE):将已经验证的各种超级宏单元模块电路制成芯核 * 芯核 通常分为三种 硬核,具有和特定工艺相连系的物理版图,己被投片测试验证。可被新设计作为特定的功能模块直接调用 软核,是用

文档评论(0)

502992 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档