- 1、本文档共20页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
56 用CD40110和CD4017构成计数译码显示电路
5.2.2 用555定时器构成多谐振荡器
555定时器是一种应用很广泛的集成电路。如果到网上寻找或到书店去查阅,将会发现关于它的应用电路不下1000种。之所以它有诸多应用电路,是因为它能被轻易地设置在单稳态多谐振荡器或无稳态多谐振荡器工作状态下。图5.5所示为NE555的管脚图。
图5.5 NE555管脚图
我们来看看555的内部结构。之所以称为555是因为在集成电路中的基准电压电路是由3个误差极小的5电阻组成的,如图5.6所示。
图5.6 NE555管脚图
555定时器功能表见表5.1。定时器内部由比较器、分压电路、RS 触发器及放电三极管等组成。分压电路由三个5K 的电阻构成,分别给和提供参考电平2/3和1/3。和的输出端控制RS触发器状态和放电管开关状态。当输入信号自6 脚输入大于2/3 时,触发器复位,3 脚输出为低电平,放电管T 导通;当输入信号自2 脚输入并低于1/3时,触发器置位,3 脚输出高电平,放电管截止。4 脚是复位端,当4 脚接入低电平时,则=0;正常工作时4 接为高电平。5 脚为控制端,平时输入2/3作为比较器的参考电平,当5 脚外接一个输入电压,即改变了比较器的参考电平,从而实现对输出的另一种控制。如果不在5 脚外加电压通常接0.01μF 电容到地,起滤波作用,以消除外来的干扰,确保参考电平的稳定。
表5.1 555定时器内部功能表
图5.7所示电路为555定时器构成的多谐振荡器,该电路由555 定时器和外接元件、、C 构成多谐振荡器,脚2 和脚6 直接相连。电路无稳态,仅存在两个暂稳态,亦不需外加触发信号,即可产生振荡。电源接通后,通过电阻、向电容C 充电。当电容上电压=2/3 时,阀值输入端⑥受到触发,比较器 翻转,输出电压=0,同时放电管T 导通,电容C 通过R2 放电;当电容上电压=1/3,比较器工作,输出电压变为高电平。C 放电终止、又重新开始充电,周而复始,形成振荡。电容C 在1/3~2/3 之间充电和放电。555电路要求、均应大于或等于1kΩ,使+应小于或等于3.3MΩ。
图5.7 由555定时器构成的多谐振荡器电路图
利用Multisim2001软件连接如图5.7所示的电路,连接好的电路如图5.8所示。
图5.8 在Multisim2001中连接的555多谐振荡器电路图
仿真结果如图5.9所示。可近似读出矩形波的周期为100us左右,而通过理论计算出的周期为:,证明仿真数值是接近理论数值的。
。
图5.9 555多谐振荡器仿真波形图
从图5.1的电子钟逻辑电路图可知,进入秒计数器的信号应为周期为1秒的矩形波,采用555定时器构成的多谐振荡器,可以通过改变图5.7电路中的、、C值使输出矩形波周期为1秒,从而省掉分频器的电路。但从时钟精度来看,555定时器构成的多谐振荡器显然不如石英晶体振荡器,因为实际的电阻阻值和电容容值与理论数值之间总是存在着误差。
通过计算,如果要得到1秒的振荡周期,应取、=48 kΩ,电容C=10uF,考虑实际电阻没有48 kΩ的标称值,因此可取两只47kΩ的电阻与一个2 kΩ的电位器串联,对此电路的仿真同学们可在图5.8的基础上自行完成,在此就不赘述了。
5.3 分频器电路分析及仿真
分频器是利用触发器的翻转特性,将输入的时钟信号进行频率变换后输出的电路。通过不同的组合方式,可以构成二分频器、三分频器及四分频器等。由上一节的分析可知,如果采用石英晶体振荡器电路作为脉冲源,由于晶振输出频率一般为1MHz以上,故必须采用分频电路。例如,晶体振荡器输出4MHz信号,可通过JK触发器或D触发器构成4分频电路,将4MHz信号变为1MHz信号后,再送到10分频计数器(比如74LS90,该计数器可以用8421码制,也可以用5421码制),经过6次10分频而获得1Hz的方波信号作为秒脉冲信号。如果采用555定时器构成脉冲源,分频电路则可以省去。下面介绍几种常用的分频器。
注:因为市面上出售的产品大多为JK触发器和D触发器,分频器对触发器仅有翻转功能的要求,故可采用T′触发器来构成分频器,而T′触发器又可通过J-K触发器和D触发器通过功能转型而来。
5.3.1 J-K触发器构成二分频器和四分频器
在CP操作下,根据输入信号J、K情况的不同,凡是具有置0、置1、保持和翻转功能的电路,都称为JK触发器。主从JK触发器、边沿JK触发器都属于这种类型。
现在我们采用74LS112的J-K触发器来构成二分频器和四分频器,如图5.10所示。在Multisim2001中,我们可以把电源的正极当作高电平,负极与地线连接后作为低电平。函数信号发生器输出方波作为CLK源,幅度取5V,频率为4MHz。
图5.10 J-K触发器构成的二分频器和四分频器
打开仿真开关进行仿真,分别得到二分频器和四分频器的输
文档评论(0)