- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于Verilog的mx25L1605A(Serial Flash)模型概要1
/*
*
* mx25L1605A.v - 16M-BIT CMOS Serial Flash
*
* COPYRIGHT 2005 BY Macronix International Corporation
*
*
* Creation Date: 2005/5/
* Doc : REV.0.00, MAY. 11, 2005
* VERSION : V 0.01
* Note : This model do not include test mode
* Description :
* module flash_16m - behavior model for the 16M serial flash
*
*/
`timescale 1ns / 1ps
// Define controller state
`define STANDBY_STATE 0
`define ACTION_STATE 1
`define CMD_STATE 2
`define BAD_CMD_STATE 3
`define SECTOR_ERASE_TIME 90_000_000 // 90 ms
`define BLOCK_ERASE_TIME 1_000_000_000 // 1 s
`define CHIP_ERASE_TIME 32_000_000 // 32 s
`define PROG_TIME 1_400_000 // 1.4 ms
// Time delay to write instruction
`define PUW_TIME 10_000_000 // 10 ms
`define MX25L1605A //MX25L4005
`ifdef MX25L4005
`define FLASH_ADDR 19
`define SECTOR_ADDR 7
`define BLOCK_ADDR 4
`else
`ifdef MX25L1605A
`define FLASH_ADDR 21
`define SECTOR_ADDR 9
`define BLOCK_ADDR 5
`endif
`endif
`define FLASH_TYPE 0
module flash_16m( SCLK, CS, SI, SO, WP, HOLD);
//
// Declaration of ports (input,output, inout)
//
input SCLK, // Signal of Clock Input
CS, // Chip select (Low active)
SI, // Serial Data Input
WP, // Write Protection:connect to GND
HOLD; //
output SO; // Serial Data Output
//
// Declaration of parameter (parameter)
//
parameter FLASH_SIZE = 1 `FLASH_ADDR, // 2M bytes
SECTOR_SIZE = 1 12, // 4K bytes
BLOCK_SIZE = 1 16, // 64K bytes
tAA = 12, // Access Time [ns],tAA = t
文档评论(0)