基于双DDS的数字化平衡电桥设计与实现pdf - 厦门大学学术典藏库.PDF

基于双DDS的数字化平衡电桥设计与实现pdf - 厦门大学学术典藏库.PDF

  1. 1、本文档共17页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基于双DDS的数字化平衡电桥设计与实现pdf - 厦门大学学术典藏库

库 要 摘 文 论 士 硕 博 学 大 门 厦 库 要 摘 文 论 士 硕 博 学 大 门 厦 库 要 摘 文 论 士 硕 博 学 大 门 厦 摘 要 阻抗是电子线路中的重要参数之一,它是电子线路中,变压器等多种应用 中基本元件构成。阻抗特性的获取和分析可以找出回路中是否有短路断路或者 其他故障错误,因此无论对现在还是今后的电子研发领域至关重要。目前传统 的阻抗测试系统常采用模拟鉴相器实现,数字电桥的研究也多在数字处理中运 用正交信号。数字电桥的研究也是阻抗测量领域的热潮。 库 本文提出一种实现阻抗分析中平衡电桥的新颖方法。这种方法能够排除了模 要 拟平衡电桥中运算放大器的频率性能限制,零漂和模拟鉴相器中乘法器和积分器 的时漂和累积误差等不足,运用可编程设定频率,幅值,相位的直接数字合成器, 摘 设计同步时钟,使得测试待测元件或网络的 DDS1 输出的信号源和调零端的 文 DDS2 信号输出保持相位差锁定,同时设计低通滤波器保证信号不失真生成和传 输的基础上,运用全差分运算放大器实现,

文档评论(0)

youbika + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档