- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子科技大学二零零 八 至二零零 九 学年第 一 学期 重修 考试
“数字逻辑设计及应用”课程考试题 重修卷 (120分钟)考试形式: 闭卷 考试日期2008年12月 日
课程成绩构成:平时 0 分, 期中 0 分, 实验 0 分, 期末 100 分
一 二 三 四 五 六 七 八 九 十 合计
填空题 (单选、每空2分,共20分)
1-1.与十进制数 (4375 )10 等值的二进制数表达是 ( D )
A. ( 100010111 ) 2 B. (1000100010110 ) 2 C. (1000100000111) 2 D. (1000100010111 ) 2
1-2.已知[A]补=,下列表达式中正确的是( D )
A. [–A]反= B. [A]反= C. [-A]原= D. [A]原=
1-3.要表达一个十四个状态,状态编码的位数至少要( A )。
A.4个 B. 6个 C. 8个 D. 3个
1-4.对于按照逻辑式 F=(A+B’)(B+C) 实现的电路,下列说法正确的是( B )
存在静态1型冒险 B.存在静态0型冒险 C.存在上述两种冒险 D. 上述两种冒险都不存在
1-5.逻辑式等价的标准和或者标准积表达式为( B )
A. B. C. D.
1-6.四个逻辑相邻的最大项合并,可以消去( B )个因子。
A. ( 1 ) B. ( 2 ) C. ( 3 ) D.( 4 )
1-7. 米利型时钟同步状态机电路的输出( C )。
只与当时的外部输入信号有关 B、只与当时的电路内部状态有关
C、与外部输入和内部状态都有关 D、以上三种说法都对
1-8、在同一四变量逻辑系统中,函数F1 = ∑ABCD(2,4,5,7,9,14) 和F2 = ∏ABCD(1,6,8,10,11,13) 之间满足( A )关系。
A. 对偶 B. 相等 C. 香农展开 D. 反演(互非)
1-9. 利用移位寄存器设计一个串行序列发生器,最少需要的触发器个数是( D )。
A. 3个 B. 8个 C. 5个 D. 4个
1-10. n位移位寄存器构成的双环形计数器,无效状态为( C )个
A. n B. C. D.
二、组合电路分析: (共20分)
1.求逻辑函数 的反函数Fˊ的标准积表达式。 (10分)
解:
法1:F=AB+A’BC’+BC=ABC+ABC’+A’BC’+ABC+A’BC= ABC+ABC’+A’BC’+ A’BC
F’=(A’+B’+C’)(A+B’+C)(A+B’+C)(A+B’+C’)=ΠABC(2,3,6,7)
法2:建立函数F及F’ 的真值表:
A B C F F’ 0 0 0 0 1 0 0 1 0 1 0 1 0 1 0 0 1 1 1 0 1 0 0 0 1 1 0 1 0 1 1 1 0 1 0 1 1 1 1 0 有真值表得F’=ΠABC(2,3,6,7)
2. 求逻辑式F=的最简积之和表达式.
解:建立卡诺图化简:
WX
YZ 00 01 11 10 00 0 0 0 1 01 0 0 1 1 11 0 1 1 0 10 0 1 1 0
F=XY+WXZ+WX’Y’
三、组合电路设计: (共20分)
1、用一片二进制译码器74X138和一个逻辑门实现函数F=ΣW,X,Y,Z(0,2,10,12); (5分)
解:
F=W’X’Y’Z’+W’X’YZ’+WX’YZ’+WXY’Z’
=Z’(W’X’Y’+W’X’Y+WX’Y+WXY’)
=Z’ΣW,X,Y(0,1,5,6)
2、设计一个四输入多数表决电路:当4个输入端有3个或3个以上为1时,输出1,否则输出0。要求:
(A) 列出真
文档评论(0)