组合逻辑电路设计基础.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
组合逻辑电路设计基础

维普资讯 《电气开关》 (2002N02 文章编号 :1004--289X(Z002)02--0042--03 组合逻辑电路设计基础 王新国 (新 广播电视大学,河南 新 乡 453003) DesignBasis。fCombinationalLogicCircuit W AⅣG Xin guo (XinxiangRadioandTV University,XinxiangHenan453003China) 9 用门电路设计组合逻辑电路 ( ,(b)所示。 组合逻辑 电路的设计方法及设计程序如图 91 所示 一 岳 图 9.2 可以看出,此题用公式法或用卡诺图法所得输出 9.1 A、B与输入 ,。~,。之最简与或表达式相同 例 9.1,试设计一个 4/Z编码器 ,其输入为 根据侧 9.1式,可以画出其逻辑图,如图93 ,.互相排斥,高电平有效 ;其输出为 A、B组成的 二进制数码 ,A为高位 , 解 :由于输入排斥,即任 一时刻只能而且必须有 一 个输人端有效,根据题意列出该编码器的逻辑真值 表 ,如表 9.1所示。 表 9.】 图 9.3 图9.3所示为一个基本逻辑原理图。根据基本原 理 图 查找TTL或CMOS产 品样本,找到满足该逻辑 要求的集成门电路,如四2输入或门T4032、CC~071 等 ,并标注在逻辑原理图中,即可认为完成 了逻辑 电 路的设计工作 但有时产品样本中没有满足逻辑要求 若用公式法 ,只要将输出变量 A、B分别为 1的输入变 单片Ic,那就需要用多输入端 门电路作少输入端使 量直接进行逻辑或,即可得到与或表达式: 用 .或者少输入端 门电路通过扩展作为输入端使用 . iiAB—I+i 以及用其它门电路来实现该逻辑功能的变通应用等 : ^, 例 式 例 9.2,试设计一个三变量 可 以看出蜘9.1式为最简与或表达式。 解:依题意,设三变量多数表决器 A、B、c为输 若用卡诺 图法 ,由于输入为四个变量 ,共有 2= 入,表决结果Y为输出,其真疽表如表 9.2所示 。将真 16个可能状态。其 中仅有四个有效状态 ,其它无效状 值表填八卡诺图并化简得最简与或表达式 ,见图9.4 态可按无关项处理 卡诺 图及卡诺 图化简如图 9.2

文档评论(0)

wnqwwy20 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:7014141164000003

1亿VIP精品文档

相关文档