- 1、本文档共5页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字Dithering的FPGA
第27卷第5期 四川理工学院学报(自然科学版) Vol27 No5
2014年10月 JournalofSichuanUniversityofScience&Engineering(NaturalScienceEdition) Oct2014
文章编号:16731549(2014)05005305 DOI:10.11863/j.suse.2014.05.13
数字 Dithering的FPGA实现
刘 欣,熊兴中,杨平先,卢远征
(人工智能四川省重点实验室,四川 自贡 643000)
摘 要:Dithering是抑制模数转换器ADC量化噪声的重要方法,从数字Dithering量化定理出发,实
现了数字Dithering的FPGA过程,对关键设计点给出了详尽的阐述,仿真结果也论证了Dithering对ADC
性能的提升有积极的作用,为Dithering算法在实际的应用中起到一定的参考和借鉴作用。
关键词:数字Dithering;模数转换器;FPGA实现;量化噪声
中图分类号:TN9143 文献标志码:A
数字通信系统,先介绍数字 Dithering的相关理论;然后
引 言
编写VHDL语言,选取可行的ADC和 FPGA芯片,搭
Dithering的中文意思为“抖动”,目前,该技术已被 建实际的硬件电路,给出数字Dithering发生器电路、时
广泛用于模数转换器ADC(AnalogtoDigitalConversion, 钟控制电路和接口电路的设计思想和设计方案;最后
ADC)中,用来改善ADC的非线性特性,提升动态参数, 通过仿真进行验证,并对结果进行评价。本文的工作
减弱量化噪声 QN(QuantizingNoise,QN)的影响,从 为Dithering算法在实际的应用中起到一定的参考和借
而提高ADC的性能。如 Dithering的加入可使 15位 鉴作用。
20M/s的流水线 ADC的无杂散动态范围提高约 29
[1] 1 数字Dithering量化定理
dB ;在流水线型SAR-ADC中引入 Dithering,可使转
换速度提高至少8倍,同时可有效减少量化时引起的噪 2000年,美国科学家Wannamaker、Lipshitz、Vanderk
[2]
声 。 ooy等提出了一个颇受关注的问题:严格来说,在数字通
当前对于 Dithering算法的研究主要基于理论层 信系统中,Dithering只可以使量化噪声无限的小但永远
[35]
面 ,如文献[3]用测试数模转换器 DAC(Digitalto 不会减为0。之后科学家从他们的工作中受到启发,总
AnalogConversion,DAC)精度的方法,证明了在低精度 结出数字抖动量化定理 QTDD(QuantizingTheoremfor
ADC中,加入的Dithering起到精度补偿的作用;文献 DigitalDither,QTDD),该定理在数字Dithering的应用中
[4]讨论了一种有效的Dithering对ADC截位误差的抑 起着重要的作用。
制算法;文献[5]又将 Dithering技术扩展到数字图像处 数字Dithering的产生有2种方法:一种称之为“重
理领域。这些工作虽然对 Dithering技术的发展有积极 量化”技术,先将 Dithering噪声转换成一些离散的中间
的推动作用,但是缺乏实际的电路支撑验证。本文结合 值,以便于存储和处理,在第二次量化之前,将转化的
文档评论(0)