- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第十三讲边沿触发器
第十三讲 边沿触发器 主要内容: 一、维持-阻塞D触发器 二、边沿JK触发器 * * 福建农林大学计算机与信息学院 结束 放映 采用主从触发方式,可以克服电位触发方式的多次翻转现象,但是主从触发器有一次翻转的特性,这就降低了其抗干扰能力。 上升沿 CLK由0跳变到1 边沿JK触发器不仅可以克服电位触发方式的多次翻转现象,而且仅仅在时钟脉冲CLK的上升沿或下降沿才对激励信号相应,如此可大大提高了抗干扰能力。 下降沿 CLK由1跳变到0 高电平、CLK=1 低电平、CLK=0 一、维持-阻塞D触发器 工作原理 (1)CLK=0时,门G3、G4被封锁,有: 则触发器状态保持不变。 (2)当CLK由0正向跳变到1瞬间,触发器发生状态转移,则有: 则 此时触发器实现了D触发器的逻辑功能。 置0维持线 置1维持线 置1阻塞 置0阻塞 (2)当CLK由0正向跳变到1瞬间,有: (3)当CLK=1期间 当(2)中若D=1时,有 通过置1维持线G6门被封锁,使得S’恒等于0,而通过置0阻塞线,G3门被封锁,使得R’恒等于1,触发器的状态保持不变。 当(2)中若D=0时,有 通过置0维持线G5门被封锁,使得R’恒等于0,而通过置1阻塞线,G3门被封锁,使得S’恒等于1,触发器的状态亦保持不变。 综上所述,当CLK=1期间触发器将保持不变。 逻辑符号 状态表 集成维持-阻塞D触发器 CLK上升沿触发 注意:CC4013的异步输入端RD和SD为高电平有效。 CLK下降沿时刻有效 二、边沿JK触发器 工作原理 (1)CLK=1时,有: 则触发器状态保持不变,此时G7、G8的输出为: 此将作为触发器状态转移的准备条件。 * * *
文档评论(0)