- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第四章时序逻辑电路
(3)作状态转换表。 2. 二—五—十进制异步加法计数器74LS290 74LS290的逻辑图如图4.28所示。它包含一个独立的1位二进制计数器和一个独立的异步五进制计数器。二进制计数器的时钟输入端为CP1,输出端为Q0;五进制计数器的时钟输入端为CP2,输出端为Q3、Q2、Q1。如果将Q0与CP2相连,CP1作时钟脉冲输入端,Q3~Q0作输出端,则与图4.27电路完全相同,为8421BCD码十进制计数器。 表4.12是74LS290的功能表。由表可知,74LS290具有以下功能: 表4.12 74LS290的功能表 1) 异步清零。当复位输入端R01=R02=1,且置位输入S91=S92 =0时,不论有无时钟脉冲CP,计数器输出将被直接置零。 2) 异步置数。当置位输入S91=S92=1时,无论其他输入端状态如何,计数器输出将被直接置9(即Q3Q2QlQ0=1001)。 3)模2计数。当时钟信号从CP1输入,CP2为0,Q0作为输出,则实现模2计数。 4)模5计数。当时钟信号从CP2输入,CP1为0,Q3Q2Q1作为输出,则实现模5计数。请同学们分析。 5)5421模十计数。当时钟信号从CP2输入,Q3接CP1,Q0Q3Q2Q1作为输出,则实现5421模十计数。该连接方式相当于模5的计数器和模2计数器异步级联,实现模5×2=10。 6)8421模十计数。当时钟信号从CP1输入,Q0接CP2,Q3Q2Q1Q0作为输出,则实现8421模十计数。该连接方式相当于模2计数器和模5的计数器异步级联,实现模2×5=10。 可见,该电路为二进制加法计数器。 (5)JK触发器组成的二进制同步加法计数器的连接规律 通过分析,我们可以发现由JK触发器组成的n位二进制同步加法计数器的连接规律为: J0=K0=1 ; J1=K1=Q0; Ji=Ki= Qi-1 Qi-2 ……Q0 ,(i=1,2,……,n-1)。 2.二进制同步减法计数器 3位二进制同步减法计数器电路如图4.14,由图可得: (1)各触发器的驱动方程: J0=K0=1; J1=K1= ; J2=K2= (2)各触发器的状态方程: (3)状态转换表 根据状态方程,可以作出3位二进制同步加法计数器的状态转换表如表4.6。 (4)状态转换图 根据状态转换表,得到状态转换图(略)。因此,该电路实现了二进制减法功能,为3位同步二进制减法计数器。 (5)JK触发器组成的二进制同步减法计数器的连接规律 通过分析,我们可以发现由JK触发器组成的n位二进制同步减法计数器的连接规律为: ;(i=1,2,……,n-1)。 3.二进制同步可逆计数器 既能作加计数又能作减计数的计数器称为可逆计数器。将3位二进制同步加法计数器和3位二进制同步减法计数器合并起开,并引入一加/减控制信号X便构成二进制同步可逆计数器,设当X=1时做加法计数,当X=0时做减法计数则可得各触发器的驱动方程为: J0=K0=1; J1=K1= ;J2=K2= 由此画出可逆计数器如图4.15所示。 4.集成二进制计数器举例 (1)4位二进制同步加法计数器74LS161 二.同步十进制计数器 N进制计数器又称模N计数器,当N=2n时,就是前面讨论的n位二进制计数器;当N≠2n时,为非二进制计数器。非二进制计数器中最常用的是十进制计数器,下面讨论8421BCD码十进制计数器。 1.8421BCD码同步十进制加法计数器 由JK触发器组成的8421BCD码同步十进制加法计数器如图4.17所示。 (1)驱动方程: (2)次态方程: (3)作出状态转换表。 设初态为Q3Q2Q1Q0=0000,代入次态方程进行计算,得状态转换表如表4.9所示。 (4)作状态图及时序图。 根据状态转换表作出电路的状态图如图4.18所示,时序图如图4.19所示。由状态转换表、状态转换图或时序图可见,该电路为一8421BCD码十进制加法计数器。 (5)检查电路能否自启动。 由于图4.17所示的电路中有4个触发器,它们的状态组合共有16种,而在8421BCD码计数器中只用了10种,称为有效状态,其余6种状态称为无效状态。在实际工作中,当由于某种原因,使计数器进入无效状态时,如果能在时钟信号作用下,最终进入有效状态,我们就称该电路具有自启动能力。 用同样的分析的方法分别求出6种无效状态下的次态,补充到状态图中,得到完整的状态转换图,可见,电路能够自启动。 2. 集成8421BCD码同步加法计数器74LS160 74LS
您可能关注的文档
最近下载
- 基于高考评价体系的2021年高考数学全国卷备考策略讲座.pptx VIP
- TB_10414-2018_铁路路基工程施工质量验收标准.docx
- 草堂居士:《赌经》.docx VIP
- (高清版)DB34∕T 4910-2024 康养旅游气象指数等级划分.pdf VIP
- 膀胱炎病历模板(2020年-2021年).pdf VIP
- 命运交响曲钢琴谱.doc VIP
- 统编版高中语文必修下册期末复习文言文练习题汇编(含答案).docx VIP
- 对甲基苯磺酸镉的结构及催化性能研究.docx
- 2025届江苏省高三下学期全国普通高等学校招生全国统一试卷英语最后一卷(二)(含答案).pdf VIP
- 殡仪馆员工服务规范及奖惩制度.docx VIP
文档评论(0)