成电路报告.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
集成电路应用实验报告 基于锁相环4046的频率合成器设计 指导教师:罗国新 物理与信息工程学院 2012级信息工程类4班 田春燕 111201126 吴陆超 111201129 2015年01月日 1KHZ标准信号源设计(即M分频的设计)·6 五、锁相环参数设计································7 六、整体电路设计·································8 七、电路调试·····································10 七、心得体会·····································12 八、参考文献·····································14 附录·············································14 基于CD4046锁相环设计频率合成器 内容摘要: 频率合成是以一个或少量的高准确度和高稳定度的标准频率作为参考频率,由此导出多个或大量的输出频率,这些输出的准确度与稳定度与参考频率是一致的。在通信、雷达、测控、仪器表等电子系统中有广泛的应用, 频率合成器有直接式频率合成器、直接数字式频率合成器及锁相频率合成器三种基本模式,前两种属于开环系统,因此是有频率转换时间短,分辨率较高等优点,而锁相频率合成器是一种闭环系统,其频率转换时间和分辨率均不如前两种好,但其结构简单,成本低。并且输出频率的准确度不逊色与前两种,因此采用锁相频率合成。 关键词: 频率合成器 CD4046 锁相环 设计和制作任务 1、确定电路形式,画出电路图。 2、计算电路元件参数并选取元件。 3、制作PCB板并焊接电路。 4、调试并测量电路性能。 5、写出课程设计报告书。 二、主要技术指标 1.频率步进 100Hz 2.频率范围:400kHz—1MHZ 3.电源电压 Vcc=6V 确定电路设计方案 原理框图如上,锁相环路对稳定度的参考振动器锁定,环内串接可编程的分频器,通过改变分频器的分配比N,从而就得到N倍参考频率的稳定输出。晶体振荡器输出的信号频率,经固定分频后(M分频)得到基准频率,输入锁相环的相位比较器(PC)。锁相环的VCO输出信号经可编程分频器(N分频)后输入到PC的另一端,这两个信号进行相位比较,当锁相环路锁定后得到: 故 (为基准频率) 当N变化时,就可以得到一系列的输出频率。 方案设计 (一)、振荡源的设计 采用2M无源晶体与CMOS非门(CD4049)组成2MHz振荡器,如图所示。图中R1为反馈电阻使F1工作于线性放大区,F2、F3提供增益放大及波形整形。晶体等效电感,C1、C2构成谐振回路。C1、C2可利用器件的分布电容不另接。 (二)、N分频的设计 N分频器主要是利用芯片CD40103来分频,将F2接到CD40103的1脚,控制4,5,6,7,10,11,12,13脚来控制分频,控制用拨码开关,接个上拉电阻来控制高低电平。当高电平的时候,即二进制是1,当开关1断开时,4脚为高电平,其他开关接通,相应的电平为低电平,此时相当于二进此时是二分频,依次类推,要产生100分频,则要设置二进制相当于十进制的99。理论上可以产生2到256分频。具体接法如下图: 此N分频可以实现理论上可以实现1-65536分频,每个cd40103分别控制256分频,但在实际中发现只能实现4-65536中的八分频,这是本次实验中的一个遗憾所在。 (三)、0.1KHZ标准信号源设计(即M分频的设计) 根据cd4017如下的输出波形图,用四片CD4017及一个HC74实现20000分频。即四个是十分频器加一个二分频器,从而实现从2M到100kz的分频。 五、锁相环参数设计 本实验设计中,M固定,N可变。基准频率定为0.1KHz,改变N值,使N=1—99999,则可产生 =0.1KHz—9999.9KHz的频率范围。 为了实验调试及设计方便,采用相位比较器Ⅱ及宽带滤波设计(R2 = ∞,VCO Without Offset)。选定VDD=10V。 根据图FIGURE 5 可得 R1=10k C1=10p 采用如图所示滤波器设计。 取 R3=100k C2=0.1uF 六、整体电路设计 (a)晶振部分 (b) m分频及锁相环部分 (c)n分频部分 根据设计出来的电路图,用alter

文档评论(0)

rovend + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档