数字电路第5章 常用msi组合逻辑器件及其应用.pptVIP

数字电路第5章 常用msi组合逻辑器件及其应用.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电路第5章 常用msi组合逻辑器件及其应用

以74LS180为例. 奇偶校验/产生器功能表 输入 输出 A~H中 1的数目 EVEN ODD FEV FOD 偶数 1 0 1 0 偶数 0 1 0 1 奇数 1 0 0 1 奇数 0 1 1 0 × 1 1 0 0 × 0 0 1 1 说明 1.A~H 8个输入端. 2.EVEN 偶级联输入,EVEN =1, 表示前级1的个数为偶数. 3.ODD奇级联输入,ODD =1, 表示前级1的个数为奇数. 4.FEV 偶数输出端. FEV =1 表示本级及以前1的个数为偶数. 5. FOD奇数输出端. FOD =1 表示本级及以前1的个数为奇数. FEV ──偶输出 FOD ──奇输出 A~H ──8位二进制数据输入 EVEN──偶控制输入端,此时用FOD与数据一起输出,以保持偶输出 ODD ──奇控制输入端,此时用FOD与数据一起输出,以保持奇输出 9位奇偶产生器/校验器——74180 常用MSI:74180、74LS280 5.2 采用MSI设计组合电路 用MSI设计组合电路的特点 ① 性能好,因为MSI是经典设计电路 ② 可简化设计,减少错误 ③ 数据选择器 可方便实现单输出函数 ④ 最小项译码器 可方便实现多输出函数 ⑤ 全加器 实现代码变换的逻辑比较方便 设计组合电路的常用MSI器件 数据选择器、译码器、全加器、ROM及PLA 用MSI设计组合逻辑电路的方法 对照比较(逻辑表达式对比 或 K图对比) 1.用数据选择器实现组合逻辑函数 数据选择器的主要特点 数据选择器的逻辑功能表达式具有标准的与或式,即 一般情况下,Di的取值为0或1 用数据选择器实现组合逻辑函数的基本思想 因为任何组合逻辑函数都可以用最小项表达式来表示,如下 地址选择信号A的第i个最小项 用数据选择器实现组合逻辑函数的方法 比较上述两式可知,只要 ①将待实现的逻辑函数F的输入变量X作为数据选择器的选择信号A ②将F的函数值f(i)按真值表中的值一一接到选择器的数据输入端Di ③将数据选择器的使能信号E=1或/E=0 即可用数据选择器实现组合逻辑函数F 1.用数据选择器实现组合逻辑函数 解:方法1:对照数选器的逻辑表达式和F的最小项表达式可知,要使数据选择器输出函数F,只要: 把函数输入变量A,B,C 作为输入的选择信号A2,A1,A0 把选择器的各数据输入端的输入数据取为 D0=0 D1=1 D2=1 D3=1 D4=1 D5=1 D6=1 D7=0 /ST引脚接地 例5-5:用8选1数据选择器实现 电路连接图如下 Y F 方法2:对照它们的K图 * 第5章常用MSI组合逻辑器件及其应用 第五章 常用MSI组合逻辑器件及应用 5.1 常用MSI组合逻辑器件 5.2 采用MSI器件设计组合电路 1. 全 加:考虑低位进位的两个一位二进制数相加(即3个bit相加) 全加器:实现全加运算的电路 符号 MSI:74LS183(双全加器) 5.1.1 全加器 5.1 常用MSI组合逻辑器件 2.全加器的扩展 (1)串行进位加法器:低位的进位输出接高位的进位输入 优点:电路简单 缺点:速度慢(最大时延=4个全加器的传输延迟) MSI: T692 2.全加器的扩展 (2)超前进位加法器:通过逻辑电路,事先得出每一位全加器的进位输入信号,而无需再从最低位开始向高位逐位传递进位信号。 注意:电路复杂程度↑ 优点:速度快 缺点:电路复杂 MSI:74LS283,CC4008 电路:如图4-1-5(P109) 低位进位 + 1 1 0 1 0 0 1 1 1 1.普通编码器(不允许两个或两个以上的输入有效) 编 码:在选定的一系列二进制数码中,赋予数码特定含义的过程 编码器:执行编码功能的电路 5.1.2 编码器 2.优先编码器(允许多个输入有效) 原理:对输入信号按优先顺序排队,当几个输入信号同时出现时,只对其中优先权最高的一个信号进行编码 实例:8线-3线优先编码器74LS148(符号:P.112)的介绍: 功能分析 ① /ST──片选端(选通端) /ST=0时,电路工作 /ST=1时,不工作,所有输出为高(包括Ys、/YEX) ② /IN0~/IN7──输入端

文档评论(0)

sandaolingcrh + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档