- 1、本文档共15页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
频率计数器报告
江汉大学文理学院
课程设计报告
课程设计题目__数字式频率计(74161/74160实现)_____
部 (系)信息技术学部
专 业 自动化
姓 名 程文
学 号 201114030205
指导教师 叶银聚
2013年6月 日
目 录
一、设计目的
二、设计要求
三、总体方案
四、具体实现
五、实现过程中遇到的问题及措施
六、设计心得体会
七、对该设计的建议
八、参考文献
一、设计目的
(1)会运用电子技术课程所学到的理论知识,独立完成设计课题。
(2)学会将单元电路组成系统电路的方法。
(3)熟悉中规模集成电路和半导体显示器件的使用方法。
(4)通过查阅手册和文献资料,培养独立分析和解决实际问题的能力。培养严肃认真工作作风和严谨的科学发展。
二、设计要求
(1)设计一个数字式频率计,能对正弦信号的频率进行测量,要求频率范围1HZ~1KHZ。
(2)可根据信号频率的大小设置门控时间。
(3)信号电压峰值3~5V。
三、总体方案
数字式频率计的原理框图如图所示,由4个基本单元组成:可控制的计数锁存、译码显示电路、时钟信号产生及分频电路、放大整形电路和主门电路。控制主门开通和关闭的信号称为门控信号。没空信号由标准的振荡电路产生,为了保证测量的准确度,一般采用石英晶体振荡器。当频率计数器测量频率时,根据测量误差分析,门控时间相对于被测信号的周期越大误差越小,所以晶体振荡器产生的信号需要通过多级分频系统产生具有固定宽度的方波脉冲作为门控信号,控制主门开通和关闭;被测信号在送入主门的另一端之前需要进行放大和整形形成脉冲,在门开通时间内,十进制计数器对通过与门的脉冲信号进行计数,在主门关闭后,经过译码显示被测信号的频率。
四、具体实现
设计一个数字式频率计,可对正弦波、三角波、方波(幅度为10mV)周期信号的频率进行测量。频率是指单位时间内信号振动的次数。从测量角度看,即单位时间测得的被测信号的脉冲数,电路原理框图如图1所示。被测信号送入通道,经放大整形后,使每个周期形成一个脉冲,这些脉冲加到主门电路,在主门开启时间内,脉冲信号通过主门进行计数,则计数器记得的数,就是要测的频率值,将其译码显示,即可知信号的频率。
1.方案论证方案一:
方案二:
图2 方案二原理理框图
原理分析:频率为在一秒钟的时间内震动的次数,本设计的整体思路是控制闸门信号为一秒,在闸门信号有效期间计数器对频率脉冲进行计数,在计数结束时用电平的转换实现数字锁存在一稳定状态,读出显示器的数据为频率值,而后用触发器控制计数器的清零端使其清零,如此反复。
电路设计
图3 分频电路
其中1KHZ的频率信号由函数信号发生器产生。
2闸门电路的设计
原理:分频后的信号每震动一百次到达一个下降沿且时间间隔为0.1秒,因此用十六进制计数器控控制其下降沿的次数为10个,进而实现闸门信号的有效时间为一秒。
图4 闸门电路原理图
3 计数电路的设计
原理:由闸门信号控制器使能端其时间为一秒钟,待测信号作为最低位的计数器的时钟信号进行计数。
图6 计数电路原理图
图5 计数器电路原理图
4显示电路的设计
原理:将计数器的计数输出端与带译码器的显示器连接,译码显示待测信号的频率。
图6 显示电路原理图
5 控制电路的设计
原理:当闸门脉冲到达一秒以后出现低电平使电路出现稳定状态,读出频率值,到有上升沿到来时通过D触发器时稳定的状态清零,从而实现电路的一个循环。
图7 控制电路原理图
6波形转换电路的设计
原理:输入的待测信号(正弦波,三角波,矩形波),经由555连接而成的斯密特振荡电路整形为方波待测信号。
波形转换电路如图9所示:
图8 波形转换电路
五、实现过程中遇到的问题及措施
1分频电路的性能测试
过程:1KHZ的脉冲信号,经一百进制的计数器分频。
图9分频电路
图10 分频波形图
误差分析:由于1KHZ的脉冲信号时间为零时出来的第一个脉冲信号非整周期,因此存在1HZ的误差存在,在误
文档评论(0)