第11章 逻辑代数基础和组合逻辑电路.pptVIP

第11章 逻辑代数基础和组合逻辑电路.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第11章 逻辑代数基础和组合逻辑电路

第11章 逻辑代数基础与组合逻辑电路; ; 具备数字集成块的识别能力; 具有常用测量仪表的使用能力; 具备线路板元件插装和焊接能力。;11.1 数制与编码;十进制:有0、1、2、3、4、5、6、7、8、9十个数码,进位规律是逢十进一。;二进制:只有0和1两个数码,进位规律是逢二进一。; 八进制:有0、1、2、3、4、5、6、7八个数码,进位规律是逢八进一。;(1)各种进制转换成十进制 ;(2)十进制转换为二进制;如将十进制数(107.625)10转换成二进制数。 ;(3)二进制与八进制、十六进制间相互转换 ;11101011)2= (011 100 101.111 010 110)2=(345.726)8 ;11.1.3 二进制代码; ;十进制数;11.2 基本逻辑运算;V;与运算规则为:输入有0,输出为0; 输入全1,输出为1。 ; 当决定一件事情的几个条件中,只要有一个或一个以上条件具备,这件事情就会发生。我们把这种因果关系称为或逻辑。;A; 某事情发生与否,仅取决于一个条件,而且是对该条件的否定。即条件具备时事情不发生;条件不具备时事情才发生。 ;11.2.2其他逻辑运算; ;3.异或运算和同或运算; 同或运算:当两个变量取值相同时,逻辑函数值为1;当两个变量取值不同时,逻辑函数值为0。 ;11.3 逻辑代数及化简;2.逻辑变量、常量运算基本公式 ;结合律;吸收律;【例11-1】证明; 对于任一个含有变量A的逻辑等式,可以将等式两边的所有变量A用同一个逻辑函数替代,替代后等式仍然成立。这个规则称为代入规则。; 对任何一个逻辑函数式,如果将式中所有的“·”换成“+”,“+ ”换成“·”,“0”换成“1”, “1”换成“0”,原变量换成反变量,反变量换成原变量,则得逻辑函数的反函数。这种变换原则称为反演规则。 ; 对任何一个逻辑函数式,如果把式中的所有的“·”换成“+”,“+”换成“·”,“0”换成“1”, “1”换成“0”,这样就得到一个新的逻辑函数式,则新函数式和函数式原是互为对偶式。这种变换原则称为对偶规则。 ;最简与或式的标准 逻辑函数式中的乘积项(与项)的个数最少; 每个乘积项中的变量数最少。;吸收法;配项法;11.4 集成逻辑门电路 ;(1)输入全为高电平3.6V时。VT2 、VT3导通,VB1=0.7×3=2.1V,从而使VT1的发射结因反偏而截止。此时VT1的发射结反偏,而集电结正偏,称为倒置工作状态。由于VT3饱和导通,输出电压为:VO=VCES3≈0.3V,这时VE2=VB3=0.7V,而VCE2=0.3V,故有VC2=VE2+ VCE2=1V。1V的电压作用于VT4的基极,使VT4和二极管D都截止。 ;(2)输入有低电平0.3V时。VT1的基极电位被钳位到VB1=1V。VT2、VT3都截止。由于VT2截止,流过RC2的电流仅为VT4的基极电流,这个电流较小,在RC2上产生的压降也较小,可以忽略,所以VB4≈UCC=5V ,使VT4和D导通,则有 VO≈UCC-VBE4-VD=5-0.7-0.7=3.6V;; 噪声容限 ;输入短路电流;(1)TTL 集电极开路门(OC门) ;①实现线与;②实现电平转换;(2)三态输出门;三态门的应用 ;11.3.2CMOS集成逻辑门电路 ;2.CMOS逻辑门电路的主要参数;扇出系数;11.5 组合逻辑电路分析与设计;【例11-5】分析该电路的逻辑功能。;由表达式列出真值表;;【 例11-6】设计一个A、B、C三人表决电路。当表决某个提案时,多数人同意,提案通过,同时A具有否决权。 ;输 入;写出逻辑函数式;11.6 编码器;真值表 ;由真值表写出各输出的逻辑表达式; 用n位二进制代码对2n个信号进行编码的电路称为二进制编码器。;逻辑表达式为 ;电路 ;11.6.3优先编???器;11.7 译码器和数字显示 ;输出函数表达式;1;74138是一种典型的二进制译码器 ;;将两片74138扩展为4线—16线译码器。 ;11.7.2数字显示译码器;七段数字显示器;灭灯输入BI/RBO BI/RBO是特殊控制端,有时作为输入,有时作为输出。当BI/RBO作输入使用且BI=0时,无论其它输入端是什么电平,所有各段输入a~g均为0,所以字形熄灭。;b

文档评论(0)

htfyzc + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档