网站大量收购独家精品文档,联系QQ:2885784924

六位十进制计数显示器设计.doc

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
六位十进制计数显示器设计

河南科技学院新科学院 电子课程设计报告 题目:六位十进制计数显示器 专业班级:电气工程及其自动化113班 姓  名: 吕志斌 时 间:2013.05.27 ~ 20.05 指导教师: 邵 锋 张 伟 完成日期:2013年月 日设计任务书1.设计目的与要求 设计,要认真并准确地理解有关要求,独立完成系统设计,要求所设计的电路具有以下功能(1)(2) (3)()2.设计内容 (1)画出电路原理图,正确使用逻辑关系; (2)确定元器件及元件参数; (3)电路仿真; (4)SCH文件生成与打印输出 3.编写设计报告 写出设计的全过程,附上有关资料和电路图4.答辩 在规定时间内,完成叙述并回答问题。 …………………………………………………………………………………………1 2.总体设计方案………………………………………………………………………………1 2.1设计思路…………………………………………………………………………………1 2.2总体设计框图……………………………………………………………………………1 3.设计原理分析………………………………………………………………………………1 3.1计数器所用元器件74LS47………………………………………………………………2 3.2译码显示电路所用器件…………………………………………………………………3 3.3译码显示电路工作原理分析……………………………………………………………4 3.4锁存电路工作原理及器件………………………………………………………………5 4.调试与仿真…………………………………………………………………………………5 5.体会与总结 ……………………………………………………………………………….6 . 参考文献………………………………………………………………………………………6 附录1…………………………………………………………………………………………7 附录2…………………………………………………………………………………………8 6位十进制计数器设计 摘要:本文为完成六位十进制计数显示电路设计的完整过程,该电路是一种具备锁存复位清零功能的显示电路。具有结构简单,原理清晰的特点。 关键词: 计数 ?锁存? 复位? 74LS47? 74LS161 74LS93? 74LS162 1引言? 计数器的计数范围不够广,功能不太完善。在一些要求计数显示的场合需要较宽的计数范围,随着大规模集成电路的发展,数字技术显示技术也在不断的更新替换。然而,一些有时也需要一些专用的功能键。六位十进制显示器是一种能直接用数字显示范围且计数范围为0-999999的脉冲计数仪表,通过计数显示器将输入脉冲信号转换为对等的四位BCD码,再进入译码器将其转换为其位二进制数,最后经过驱动电路输入到七段式数字显示器显示十进制数。? 2总体设计方案? 本设计用74LS161芯片完成计数译码功能和锁存功能,将他们分别作为输入端接入74LS47译码,然后接入七段显示器完成显示功能。通过逻辑与非门与下一级的脉冲输入端完成进位,用开关KA.,KB分别控制复位清零和锁存。 2.1设计思路 本设计用六块74LS161来实现0-999999计数功能和完成锁存功能。将他们作为输入端接入6块74LS47芯片完成译码显示功能,?用开关KA控制74LS161芯片的CLR端和CLK端来控制计数器清零和下一位的进位功能。? 2.2总体设计框架图 该电路输入脉冲先进入计数电路然后再进入译码电路,同时计数与电路给下一位输入脉冲,计数器经过译码器译码,然后由LED数码管显示 (总体设计框架如图1)。 3设计原理分析? 3.1计数器所用元器件74LS161 本设计计数器所用芯片为74LS161(图2)。该芯片A~D可以预置数,CLK端为脉冲接入端并由QA-QD完成输出(上升沿有效)。CLR为异步清除输出端(低电平有效),CEP和CET为技术控制端,/PE为同步并行置入控制端(低电平有效)可以完成置数清零功能,在本设计中CLR接开关KA?与一个 一端接高电平的开关组成的电路,当?74LS160输出端产生的BCD码产生1010时,通过与非关系产生一个脉冲进入下一个74LS161芯片完成计数功能。 图1 图2 计数使能端CEP和CET。CEP主要控制本芯片的计数操作,CET直接控制进位输出信号TC。当/CR=/PE=CEP=CET时芯片才处于计数状态。 进位信号TC(RCO)。只有当CET=1且QA QB QC QD=1111时,TC才为1,表明下一个脉冲信号到来前将会有进位发生。进位信号TC只有在QA QB QC QD=1111且CET=1时输出为1,其它

文档评论(0)

dajuhyy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档