问答题数字系统设计.doc

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
问答题数字系统设计

1.什么是数字系统? 答:数字系统是指对数字信息进行存储,传输,处理的电子系统。只要包括控制单元和数据处理单元就称为数字系统。 2.说明自顶向下的设计方法及步骤。 答:首先从系统设计入手,在顶层将整个系统分为几个子系统,然后逐级向下,再将子系统分为若干个功能模块,每个功能模块还可以向下划分为子模块,直至分成许多个最基本的模块实现。 3、简述FPGA和CPLD的主要差异: CPLD基本结构为与—或阵列,设计时可以预测内部时延;FPGA基本结构为门阵列,很难预测内部传输时延;CPLD在集成度和灵活性上略逊于FPGA。 4.数字系统设计在基于EDA技术设计中的两种设计思路分别是什么? 答:自顶向下的设计思路和自底向上的思路。 5.PLD器件按集成度分类及内容? 答:可分为两类:1、简单的可编程逻辑器件(SPLD),包括PROM 、PLA、 PAL、 GAL 2、高密度可编程逻辑器件(HDPLD),包括CPLD、和FPGA 6、常用的可编程元件的四种类型 答:熔丝型开关、反熔丝型开关、浮栅编程元件、基于SRAM的编程元件。 7、SRAM结构的优点及缺点? 答:优点:编程迅速、静态功耗低、抗干扰能力强 缺点:它是易失元件,基于SRAM编程结构的器件FPGA每次上电必须重新加载配置数据。 8.数字系统级别有那些: 答:系统级,行为级,寄存器传输级,门级,版图级 9、说明什么是EDA技术及其发展阶段。 答:所谓的EDA技术就是以计算机为工作平台,以EDA软工具为开发环境,以PLD器件或者ASIC专用集成电路为目标器件设计实现电路系统的一种技术。 共有三个发展阶段:CAD阶段、CAE阶段、EDA阶段。 10、什么是综合?综合有哪些形式? 答:综合指的是将较高层次的设计描述自动转化为较低层次描述的过程。 形式:行为综合、逻辑综合、版图综合(结构综合)。 11、Quartus Ⅱ进行EDA设计开发包含哪些步骤? 答:包含设计输入、编译、仿镇及编程与验证。 12、边界扫描技术有什么优点? 答:边界扫描技术提供了一个串行扫描路径,它能捕获器件核心逻辑的内容,也可以测试遵守JTAP规范的器件间的引脚连接情况,而且可以在器件正常工作时捕获功能数据。测试数据从左边的一个边界扫描单元串行移入,捕获的数据从右边的一个边界扫描单元串行移出,然后同标准数据进行比较,就能够知道芯片性能的好坏了。 13.简单的可编程逻辑器件(SPLD)的类别及其相互间的区别? 答:SPLD包括PROM、PLA、PAL和GAL四类器件。 相互间的区别 器件 与阵列 或阵列 输出电路 PROM 固定 可编程 固定 PLA 可编程 可编程 固定 PAL 可编程 固定 固定 GAL 可编程 固定 可组态 14、端口模式有几种? IN OUT INOUT  BUFFER 简述CPLD编程和FPGA配置的主要异同CPLD编程:基于非挥发存储技术编程,利用ISP或JTAG接口下载设计文件。 FPGA配置:基于SRAM查找表的编程单元,利用FPGA的在线可重配置(ICR)特性,下载设计文件,每次上电,需重新配置。 指出端口模式BUFFER与INOUT的不同之处 INOUT: 输入输出端口 BUFFER:只能将输出的数据反馈输入,不能输入外部数据VHDL与计算机语言的主要不同之处 VHDL是硬件描述语言,用于硬件器件的设计; 实体定义元件的输入输出接口; 结构体定义元件的行为逻辑功能; 数据对象信号用于描述电路中信号连线; 进程必须由敏感信号的变化来启动; 信号上升下降沿事件监测; 用不完整条件语句定义时序电路; 仿真延时δ、固有延时和传输延时赋值。 ①采用硬件描述语言进行设计 ②逻辑综合与优化 ③开放性和标准化 ④更完备的库 20、仿真包括哪几个?各有什么优点? 答:功能仿真,不需要考虑时延等因素 时序仿真,它又成为后仿真,它是在选择了具体器件并完成布局后进行的包括时延的仿真 21. 以流程图的方式说明基于CPLD和FPGA的数字系统实际流程             3.填补下表有关数字系统设计不同层次的表格 不同层次的描述方式 设计层次 行为描述 结构描述 系统级 系统算法 逻辑框图 RTL级 数据流图,真值表 寄存器ALUROMA等模块的互联 门级 布尔方程,真值表 逻辑门,触发器,锁存器构成的逻辑图 版图级 几何图形 图形连接关系 22.什么是综合?常见的综合的工具和形式有哪些/ 答; 指的是将较高层次的设计描述自动转化为较低层次描述的过程。 综合器就是能够自动实现上述转换的工具。或者说,综合器是能够将原理图或HDL语言表达和描述的电路功能转化为

文档评论(0)

shenlan118 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档