优化fpga能耗的新方法.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
优化fpga能耗的新方法

TECHNICAL FORUM技术论坛 优化FPGA能耗的 新方法 作者:RobEvans.Altium技术编辑 能耗给设计带来的限制可能比任何一个 选择就是等到原型的阶段,通过“真实的”电 其他因素都多。随着一个新概念的不断发展, 源消耗来计算,以此来修改设计以达到性能 平衡新功能和能耗效率成为一个首要问题。 和能耗的平衡。但是这样的延迟计算使得传 控制并降低电子设计的能耗将使整个产 统的设计流程无法支持目前的需求。 品的开发流程受益。这样可以将一个不合适 不管怎样,FPGA为设计实现r独特的灵 的产品改进以适应市场,更能为成本和制造 活性,并在性能上和ASIC拉近了差距,对现 上带来巨大变化。举例来说,一个低能耗的设 代的很多产品设计是很有吸引力的。但是能 计可使用更小的电源,更少的元件,和一个更 耗的不确定性和分析仍然是一个大问题。看 小的外壳。这样可以减低设计的复杂程度,并 一下影响FPGA设备能耗的原因,就可以解释 最终降低产品的成本。 管理的复杂程度和预测的难度。 让电子产品的设计符合电源要求,需要 各个方面的配合。系统工程师,软件工程师, FPGA电源分析 嵌入式工程师和板级布线工程师都需要对设 传统volatileFPGA的一个独特特性是, 计工具和方法加以考虑,以便达到目前的能 当设备刚打开时以及当设备从休眠模式被唤 耗目标。新技术设计流程和市场趋势给工程 醒以后的电流消耗会产生一个明显的波动。 师带来了新的挑战,而我们也要对产品开发 这需要在设计中被考虑到,并且和低功耗模 系统做出改变。 式一起保持很好的平衡。当模式改变或者设 备被关闭时,设备在功耗最高时会被重新编 新的困境 程以恢复设备运行。 能耗管理不是一个新问题,但是当产品 增加控制功能让全部或部分嵌入式硬件 尺寸在不断缩小、便携式产品随处可见的时 关闭固然可以节约大量的能耗,但是在实际 候,情况就已经改变了。薄型电源电池,小尺 应用中这样的节约需要用电源分析工具来进 寸外壳的复杂性和对高性能的需求都对电源 行预测。 管理构成了很大的挑战。 到目前为止,FPGA能耗控制中最大的变 而类似FPGA等可编程器件的加入则更数是动态电源,也就是来自实时操作的影响。 增加了管理的复杂性。与内在功能和能耗可 从时钟信号到I/O输出,动态电源受到 以预测的传统设备相比,FPGA的能耗不能仅FPGA可编程内容的影响,而可编程内容则在 从简单的数据来推测。FPGA的能耗与内部的产品的开发过程中不断地变化。当设备 程序大小和种类有很大的关系。 CMOS组的电容根据逻辑层面的变化而被充 在嵌入式FPGA设备中管理能耗的难度电时,能量就被消耗了。 和设备本身一样复杂。因为FPGA的能耗很大 动态电源消耗是一个包含频率,电容和 程度上取决于内部的程序,能耗仪可

您可能关注的文档

文档评论(0)

hello118 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档