云南师范大学通信原理实验-04(脉冲幅度与调解PAM)分析.doc

云南师范大学通信原理实验-04(脉冲幅度与调解PAM)分析.doc

  1. 1、本文档共17页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
云南师范大学通信原理实验-04(脉冲幅度与调解PAM)分析

本科学生实验报告 云南师范大学教务处编印 一、实验设计方案 实验序号 实验4 实验名称 脉冲幅度与调解(PAM) 实验时间 2014-4-4 实验室 云南师范大学同析3栋通信原理实验室 实验目的 1.1理解脉冲幅度调制的原理和特点。 1.2了解脉冲幅度调制波形的频谱特性。 1.3 理解抽样定理的定义。 实验内容 2.1 观察基带信号、脉冲幅度调制信号、抽样时钟的波形,并注意观察它们之间的相互关系及特点。 2.2 改变基带信号或抽样时钟的频率,多次观察波形。 2.3观察脉冲幅度调制波形的频谱。 实验仪器及实物图 3.1 信号源模块(一块),如下图; 图一 信号源实物图 其中信号源中的主要器件有: CPLD:ALTER MAX EPM3256ATC144-10,该器件是Altera公司的MAX 3000系列CPID,其特点如下: 高性能,低功耗CMOS EEPOM技术 遵循IEEE STD.1149.1 JOINT TEST ACTION GROUP(JTAG)增强的ISP功能 高密度可编程逻辑器件,5000可用门 4.5-ns pin to pin 延时,最高频率227.3Mhz I/O接口支持5V、3.3V和2.5V等多种电平,实物图如下: 存储器:ATMEL AT28C64B ATMEL(爱特梅尔)AT28C64是一种采用NMOS、CMOS工艺制成的8K×8位28引脚的可用碘擦除可编程只读存储器。 其读写像SRAM操作一样,不需要外加任何元器件,读访问速度可为45ns-450ns,在写入之前自动擦除,有部分芯片具有两种写入方式,一种像28(C)17一样的字节写入方式,还有另一种页写入方式,AT28C64的也寄存器为64B。 ATMEL并行节后EEPROM程序储存器芯片AT28C64采用单一电源+5V±0,1V,低功耗工作电流30mA,备用状态时只有100pA出,与TTL电平兼容。 一般商业品工作温度范围为0-70℃,工业品为-40-+85℃。 实物图如下: MCU:ATMEL AT89S51 AT89S51-24PC单片机,最高工作频率24M,供电电压范围4.0-5.5V,40脚DIP封装,片内4K字节的FLASH程序存储器,128字节的片内ram,2个定时器、计数器,6个中断源等。 实物图如上: 3.2 20M双综示波器(一台),如下图: 3.3 连接线(若干),如下图: 3.4频谱分析模块,如下图: 频谱分析中的主要元件: 可编程逻辑器件CPLD:ALTERA MAX EPM7128SLC84-15 可编程逻辑器件CPLD,同实验2. 数字信号处理芯片DSP:TMS32VC5402 TMS32VC5402芯片是C5000系列中性价比较高的一颗芯片,独特的6总线哈佛结构,使其能够6调流水线同时工作,工作频率达到100Mhz,VC5402除了使用VC54x系列中常用的通用I/O口,还为用户提供了多个可选的GPIO,HPI-8和McBSP。 TMS32VC5402是IT公司近年推出的性价比比较高的定点数字信号处理器,器主要特点有: 操作速率达100MHz; 具有先进的多总线结构(1条程序总线,3条数据总线和4条地址总线); 40位算术逻辑运算单元(ALU),包括1个40位桶形移位寄存器和个独立的40为累加器。 17位并行乘法器与40位专用加法器相连,用于非流水线式单周期乘法、累加(MAC)运算; 双地址生成器,包括8个辅助寄存器和2个辅助寄存器算术运算单元(ARAU)。 数据、程序寻址空间1M16bit,内存4k16bit和16K16bit双存取RAM; 内置可编程等待状态发生器,锁相环(PLL)时钟发生器,2个多通道缓冲 串行口;1个8位并行为外部处理器通信的HPI口,2个16位定时器及6通道DMA控制器。 低功耗,工作电源3,3V和1,8V。 (3)29LE010 29LE010是12K×8BitEEProm存储器。 3.5 PAM/AM模块 3.6 频谱分析模块 4、实验原理、实验流程或装置示意图 实验原理: 一 PAM调制电路 从PAM音频输入端口输入的是2KHz的正弦波,通过隔直电容c05去掉模拟信号的直流电平,然后通过射随电路提高带负载能力,输入到模拟开关4HC4066,由于实际上理想的冲激脉冲串物理实现困难,这里采用窄脉冲代替(频率为64K的方波)从PAM时钟输入端口输入,当方波为高电平时,模拟开关导通正弦波通过并从调制端口输出;当方波为低电平时,模拟开关导通正弦波不能通过,无波形输出。 PAM调制电路 二、PAM调解电路 若要解调出原始语音信号即2KHz的正弦波,则将该调制信号通过截止频率为4KHz的低通滤波器,因为抽样脉冲的频率64KHz远高于频率为2KHz的输入信号,则

文档评论(0)

yaocen + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档