- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2012-2013-1_pld期末复习题试题
复习题(开卷)
一、填空题(本大题共10小题,每空1分,共20 分)?
1.一般把EDA技术的发展分为MOS时代、MOS时代和?ASIC三个阶段。
2.EDA设计流程包括?设计输入、设计实现、实际设计检验和?下载编程四个步骤。
3.EDA设计输入主要包括图形输入、HDL文本输入和状态机输入。
4.时序仿真是在设计输入完成之后,选择具体器件并完成布局、布线之后进行的时序关系仿真,因此又称为功能仿真。?
5.VHDL的数据对象包括变量、常量和信号,它们是用来存放各种类型数据的容器。
6.图形文件设计结束后一定要通过仿真,检查设计文件是否正确。
7.以EDA方式设计实现的电路设计文件,最终可以编程下到FPGA?和CPLD 芯片中,完成硬件设计和验证。
8.MAX+PLUS的文本文件类型是(后缀名).VHD。
9.在PC上利用VHDL进行项目设计,不允许在根目录下进行,必须在根目录为设计建立一个工程目录。
10.VHDL源程序的文件名应与实体名相同,否则无法通过编译。 在VHDL中主要有哪种重载现象在设计中,常常采用的设计方法有的设计方法。一个完整的VHDL程序包括五个部分。PLD的基本结构看成由可编程逻辑宏单元可编程I/O控制模块和可编程内部连线组成。
17.FPGA由 可编程逻辑块(CLB)、可编程互连单元(I/O)和可编程互连三种可编程电路和一个SRAM结构的配置存储单元组成。
18.EDA:电子设计自动化
19.LAB:逻辑阵列块
20.ESB:嵌入式系统块
21.FAST TRACK: 快速通道
22.同步:各个逻辑单元共用一个时钟
23.信号与变量使用时有何区别?
答:(1)值的代入形式不同。
(2)变量值可以送给信号,信号值不能送给变量。
(3)信号是全局量,变量是局部量。
(4)操作过程不同。
24.VHDL语言在结构上分为哪几部分?
答:VHDL语言在结构上一般分为实体(ENTITY)与结构体(ARCHITECTURE)两大部分。
说明端口模式INOUT和BUFFER有何异同点。
答:INOUT:双向端口;BUFFER:输出并向内部反馈。INOUT是双向信号,既可输入又
可输出。BUFFER是输出并向内部反馈。也是实体的输出信号,但作输入用时,信号不是由
外部驱动,而是从反馈得到。
进程如何激活,敏感信号有何要求(注意事项)
答:当一个进程的敏感信号值发生变化时,该进程被激活。或当无敏感信号列表时,可通过满足条件的WAIT语句来启动进程语句进程的敏感信号A:是该进程描述的模块的输入信号。B:使用了敏感信号表的进程中不能含有任何等待语句。
何为函数与过程重载?
答:VHDL允许以相同的函数名定义函数,但要求函数中定义的操作数具有不同的数据类型,以便调用时用以分辨不同功能的同名函数。同样名称的函数可以用不同的数据类型作为此函数的参数定义多次,此函数称为重载函数。
两个或两个以上具有相同的过程名和互不相同的参数及参数类型的过程称为重载过程。
什么是基于乘积项的可编程逻辑结构?什么是基于查找表的可编程逻辑结构?
GAL、CPLD之类都是基于乘积项的可编程结构;即包含有可编程与阵列和固定的或阵列的PAL(可编程阵列逻辑)器件构成。
FPGA(现场可编程门阵列)是基于查找表的可编程逻辑结构。FPGA(Cyclone/Cyclone II)系列器件主要由逻辑阵列块LAB、嵌入式存储器块(EAB)、I/O单元、嵌入式硬件乘法器和PLL等模块构成;
二、 解释与分析程序 (注:些类题要求A、解释带有下划线的语句;B、说明该程序逻辑功能;C、回答部分问题,所以一定看懂程序每一句意思,弄清程序功能)
1、程序如下:
要求:
解释带有下划线的语句。
画出该程序的原理图符号。
说明该程序逻辑功能。
Library ieee; 定义元件库
Use ieee.std_logic_1164.all;
Use ieee.std_logic_unsigned.all;
Entity up_down is 实体说明
Port(clk,rst,en,up: in std_logic;
Sum: out std_logic_vector(2 downto 0);
Cout: out std_logic);
End up_down;
Architecture a of up_down is 结构体说明
Signal count: std_logic_vector(2 downto 0);
Begin
Process(clk,rst) 进程,敏感信号为clk rst
Begin
If rst=’0’ then
Count=(ot
您可能关注的文档
最近下载
- 苏教译林版九年级下册整册书单词默写表-单词表.docx VIP
- 2.2《养成亲社会行为》 课件 2025统编版道德与法治八年级上册.ppt
- 中国古代古典书籍 《钟馗全传》 全本.doc VIP
- 《差异化教学探讨》课件.ppt VIP
- 四棉医院检验科室内质控项目一览表技术指导.docx VIP
- 普通高中体育与健康新课程标准试题与答案(2025年版2025年修订).pdf VIP
- 2025年浙江高三高考英语模拟试卷及答案详解.pdf VIP
- 《马克思主义新闻观十二讲》复习备考试题及答案 .pdf VIP
- 重庆翘柏高锰酸钾及其复合盐在水处理中的应用.pdf VIP
- 家庭经济状况信息表(样表).doc VIP
文档评论(0)