avs插值运算的硬件架构设计与实现.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
              声明:下面论文由《免费论文教育网》  http://www.PaperE 用 户转载自互联网,版权归原作者所有,本文档仅供参考,严禁抄袭!                  《免费论文教育网》          AVS 插值运算的硬件架构设计与实现 王灏,温向明 北京邮电大学信息与通信工程学院,北京 (100876) E-mail: wanghao214@ 摘 要:本文针对AVS 解码芯片中插值部分运算量大,消耗硬件资源多,容易成为整个解 码器瓶颈的特点,在分析了标准中规定的插值算法的基础上,提出了一种硬件架构设计方案。 该方案架构的主要部分包括:参考图像读取模块、亮度插值模块、色度插值模块,加权预测 模块和插值后图像写回模块等。采用流水线技术并行处理亮度和色度插值数据,极大地提高 了处理速度,能够满足高清视频实时解码的需求,并且特别针对色度插值提取出复用的运算 单元,能够节省一定的硬件资源。论文使用硬件描述语言Verilog HDL 完成了整个插值模块 的描述,然后用C-Model 对设计进行行为级验证。用0.13um 的SMIC 工艺库综合出的网表 时钟频率162MHz,门数约13k。最后对该网表进行门级仿真,并在FPGA 上进行了原型验 证。仿真和验证结果证明了该插值模块在消耗硬件资源一定的前提下,能够极大改善插值处 理速度,对整个AVS 解码芯片的设计有着重要意义。 关键词:AVS ;插值运算;硬件架构;流水线 中图分类号:TP393 1. 引言 [1] AVS协议是中科院带头组织研发的视频标准 ,在和H.264/AVC协议视觉效果相当的前 提下降低了实现的复杂度和规模,具有中国自主知识产权,标准的第二部分已于2006成为国 家标准。它的应用前景非常广阔,代表了数字高清领域的先进技术,为推动AVS产业的发展, AVS产业联盟选取IPTV 、手机电视和卫星传输等三个领域作为标准化重点突破的方向,推 动产业链上的厂商推出完全商用化的满足不同应用的产品。不过,总体来看,已经面市的 AVS相关产品的种类和数量还都相当有限,主要应用在IPTV端到端系统中。造成这种状况 的主要原因在于,提供芯片级解决方案的国内厂商还不多,目前的相关产品包括首批开发 AVS芯片的北京芯晟、上海龙晶在内的多家厂商已经提供可量产的方案,由于中国的标准 AVS推出不久,大规模商用还未展开,所以众多国外厂商还处于观望中。 超大规模集成电路技术(VLSI ,Very Large Scale Integrated circuites )的发展为视频解 码器提供了硬件上的支持,使更为复杂、对实时性要求更高的编解码运算能够得以实现,推 动了整个视频产业的发展,因此为促成AVS 标准的大规模商用,探讨用ASIC 技术的来设 计解码芯片有着重要意义 [2] 在AVS 解码器中,

文档评论(0)

ouyangxiaoxin + 关注
实名认证
文档贡献者

一线鞋类设计师,喜欢整理收集文档。

1亿VIP精品文档

相关文档